- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
异或门变同或门集成电路的设计
课程设计
同或门集成电路设计
学生姓名:
学 院:
专业班级:
专业课程:
指导教师:
201 年 月 日
1 绪论
1.1 设计背景
随着微电子技术的快速发展,人们生活水平不断提高,使得科学技术已融入到社会生活中每一个方面。而对于现代信息产业和信息社会的基础来讲,集成电路是改造和提升传统产业的核心技术。随着全球信息化、网络化和知识经济浪潮的到来,集成电路产业的地位越来越重要,它已成为事关国民经济、国防建设、人民生活和信息安全的基础性、战略性产业。??
Tanner集成电路设计软件是由Tanner Research 公司开发的基于Windows平台的用于集成电路设计的工具软件-Edit编辑同或门电路原理图。
(2)用tanner软件中的T-Spice对同或门电路进行仿真并观察波形。
(3)用tanner软件中的L-Edit绘制同或门版图,并进行DRC验证。
(4)用tanner软件中的T-Spice对同或门的版图电路进行仿真并观察波形。
(5)用tanner软件中的layout-Edit对同或门进行LVS检验观察原理图与版图的匹配程度。
2 同或门系统设计
2.1 同或门电路设计
(1)同或电路的意义
CMOS集成电路由于工艺技术的进步以及功耗低、稳定性高、抗干扰性强、噪声容限大、可等比例缩小、以及可适应较宽的环境温度和电源电压等一系列优点,成为现在IC设计的主流技术。在CMOS集成电路设计中,同或电路的设计与应用是非常重要的。同或电路是算术逻辑单元和比较判别电路中非常重要的单元电路,已经被广泛应用于半加器、全加器、奇偶校验和逻辑比较等电路中。用CMOS静态逻辑电路设计的同或电路功耗低、结构简单可靠、工作速度快,成为大规模集成电路芯片设计中最重要的单元电路之一。
(2)同或门功能实现
当输入A与B不同时,输出Y为0;当输入A与B相同时,输出Y为1。
同或电路可以实现逻辑异或关系,输出F与输入A、B的逻辑关系表达式为:
Y = A⊙B = AB +
其逻辑关系真值表如表1所示。
表1同或门真值表
A B Y=A⊙B=AB+ 0 0 1 0 1 0 1 0 0 1 1 1 (3)同或门的设计
异或门:用两个CMOS反相器和一个CMOS传输门构成的异或门电路。
同或门:利用异或门和反相器组成一个同或门。反相器接异或门输出端口,把输出当做反相器的输入,就可以构成同或门了。
2.2 同或门原理路结构
(1)打开 S-Edit 程序: 打开执行在学习软件目录下的S-Edit 程序,或选择“开始---“程序”--Tanner EDA---S-Edit 命令,即可打开S-Edit 程序。
(2)选择File—New—New design建立文件,选择cell—new view建立文件,即打开了画图框。
(3)添加元件库
C:\Documents and Settings\Administrator\My Documents\Tanner EDA\Tanner Tools v13.0\Libraries\All\All.tanner,如图1所示。
图1添加元件库
(4)按照电路选择合适的元件,连接电路,构成原理图,如图2所示。
图2电路原理图
图2-2电路原理图说明:图中PMOS_1和NMOS_1构成第一个反相器,由电源VDD供电,其输出为。第二个反相器由PMOS_2和NMOS_2组成,其输入为B。它不直接接电源VDD,而是由A和供电,当A为1时才正确加电而工作,而A为0时,第二个反向器的供电电压极性是相反的,所以截止。传输门由PMOS_3和NMOS_3组成,其控制电压为A和。第三个反相器由PMOS_4和NMOS_4组成。当A=0时,第二个反向器截止,传输门开启而导通,B将通过传输门传到第三个反相器再输出,即A=0 Y= 反之,当A=1时,传输门截止,第二个反向器工作,B经反相后再经过第三个反相器输出,故A=1 Y=B
2.3 同或门电路仿真
首先,给同或门的输入端加入激励信号,仿真中高电平为VDD=5V,低电平为GND,并添加输入输出延迟时间。然后再添加文件路径如图3所示。
图3添加文件
再生成电路网表,进行仿真,输出波形。波形图如下图图4所示。
图4电路仿真波形
2.4 同或门的版图绘制
(1)PMOS版图设计
?由于L-Edit软件在进行电路版图设计之前首先得进行元器件版图的设计,而在本次电路中用到的元器件有PM
文档评论(0)