网站大量收购独家精品文档,联系QQ:2885784924

详解【精编完整版】VGA彩条信号显示控制器的设计_EDA 技术毕业论文.doc

详解【精编完整版】VGA彩条信号显示控制器的设计_EDA 技术毕业论文.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
【精编完整版】VGA彩条信号显示控制器的设计_EDA技术毕业论文

(此文档为word格式,下载后您可任意编辑修改!) 河 南 城 建 学 院 EDA 技 术 课 程 设 计 课题:VGA彩条信号显示控制器的设计 系 别: 电气与信息工程学院 专 业: 姓 名: 学 号: 指导教师: 河南城建学院 2013年月日 成绩评定· 一、指导教师评语(根据学生设计报告质量、答辩情况及其平时表现综合评定)。 成绩:(折合等级 ) 指导教师签字 年 月 日 摘要 本设计是用 FPGA 来实现 VGA 图像控制器,控制显示器显示彩条信号,用VHDL语言,在QuartusII上实现软件仿真。本文首先介绍了VGA显示的基本原理,然后提出了一种VGA图像控制器的设计方案,并用VHDL硬件描述语言和原理图输入的方法完成了该方案的设计,通过显示横彩条、竖彩条、棋盘格,验证了VGA_SYNC同步信号功能模块时序的正确性, 软件实验环境为 Quartus II 6.0 开发软件。 本系统尝试用FPGA实现 VGA图像显示控制器,这一过程通过编程实现,之后通过软件的测试和仿真,当软件验证无误后完成硬件的下载验证,最终在显示器上实现输出,基本原理就是利用FPGA的可编程原理和VGA的时序控制原理,这在产品开发设计中有许多实际应用。例如显示器,电视等的维修,可以期望采用FPGA设计的VGA接口可以将要显示的数据直接送到显示器,就可以可靠的找到故障的大致原因等。从而省掉每次都要接信号源的麻烦,同时也节约了成本。节省了计算机的处理过程,加快了数据的处理速度,节约了硬件成本。同时亦可将其作为信号源,应用于电视机或计算机等彩色显示器的电路开发,方便彩色显示器驱动控制电路的调试。 关键字:EDA,VHDL,VGA,Quartus II 目录 1 概述 1 1.1 课程设计要求 1 1.2 课程设计目的 1 1.3 实验环境 1 2 系统总体方案 2 2.1系统的工作原理和组成框图 2 2.2 VGA显示原理 2 3 VHDL设计与仿真 6 3.1波形仿真 6 3.2硬件描述语言生成电路 7 4 EDA硬件调试与实现 8 4.1硬件调试 8 4.2硬件实现 8 5课程设计体会 13 参考文献 14 附1:源程序代码 15 附2:系统原理图 17 1 概述 本设计采用EDA技术,通过CPLD芯片实现了实现VGA彩条信号的显示的设计,本文采用VHDL 硬件描述语言描述VGA彩条信号的显示电路,完成对电路的功能仿真。通过按键来实现横彩条、竖彩条、棋盘式方格图案的选择,并能进一步设计出文字、图像的显示。与传统的设计方式相比,本设计由于采用了CPLD芯片来实现,它将大量的电路功能集成到一个芯片中,并且可以由用户自行设计逻辑功能,提高了系统的集成度和可靠性。 1.1 课程设计要求 1、熟悉掌握 Quartus II或Xilinx ISE使用方法能熟练运用软件设计并仿真电路;学会用数字电子器件组成复杂系统的方法在水平时序中,包括以下几个时序参数:水平同步脉冲宽度;水平同步脉冲结束到水平门的开始之间的宽度;一个视频行可视区域的宽度;一个完整的视频行的宽度,从水平同步脉冲的开始到下一个水平同步脉冲的开technology map viewer 生成的对应的电路图如下 图7 电路图technology map viewer电路图 4 EDA硬件调试与实现 4.1硬件调试 ⑴打开QuartusⅡ9.0软件,建立进程,进程的名字和程序的名字相同; ⑵打开新建选择VHDL File,然后把程序输入进去; ⑶保存文件点击软件页面上方的编译按键进行编译; ⑷编译成功后,进行软件仿真,点击File选择Vector Waveform File,然后点击鼠标右键选inset node or bus键,把脚码输入进去,再进行脚码设定; ⑸然后保存,点击Assigment中的settings选择时序仿真,进行程序的时序仿真; ⑹时序仿真成功后,点击上方Assigment Editor键进行脚码锁定; 脚码锁定中选用模式5。 图8 引脚锁定图 4.2硬件实现 硬件实现选用实验箱模式5方式下完成,在实验过程中clk的引脚选择clock0即外接频率源PIN_L1,频率选择为10MHZ。复位信号clr引脚用按键1进行控制锁定为PIN_G20,其余数码管的使能端引脚分配见上图。选择编译按钮,重新编译,编程下载。 在quartusⅡ软件中,选择toolsprogrammer,选择Hardware Settings,然后添加USB_Blaster。点击”add file” 按钮添加需要配置的caideng.sof文件,点击start按钮下载代码到芯片,即可观察到硬件实验

您可能关注的文档

文档评论(0)

rovend + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档