74ALVTH16827GRE4,74ALVTH16827GRG4,74ALVTH16827VRE4,74ALVTH16827VRG4, 规格书,Datasheet 资料.pdfVIP
- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74ALVTH16827GRE4,74ALVTH16827GRG4,74ALVTH16827VRE4,74ALVTH16827VRG4, 规格书,Datasheet 资料
SN54ALVTH16827, SN74ALVTH16827
2.5-V/3.3-V 20-BIT BUFFERS/DRIVERS
WITH 3-STATE OUTPUTS
SCES076E – JULY 1996 – REVISED DECEMBER 1998
State-of-the-Art Advanced BiCMOS SN54ALVTH16827 . . . WD PACKAGE
Technology (ABT) Widebus Design for SN74ALVTH16827 . . . DGG, DGV, OR DL PACKAGE
(TOP VIEW)
2.5-V and 3.3-V Operation and Low Static
Power Dissipation
1OE1 1 56 1OE2
Support Mixed-Mode Signal Operation (5-V 1Y1 2 55 1A1
Input and Output Voltages With 2.3-V to 1Y2 3 54 1A2
3.6-V VCC ) GND 4 53 GND
Typical VOLP (Output Ground Bounce) 1Y3 5 52 1A3
0.8 V at VCC = 3.3 V, TA = 25°C 1Y4 6 51 1A4
High Drive (–24/24 mA at 2.5-V and VCC 7 50 VCC
–32/64 mA at 3.3-V VCC) 1Y5 8 49 1A5
Power Off Disables Outputs, Permitting 1Y6 9 48 1A6
Live Insertion
文档评论(0)