- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
西南交通大学《微机原理及应用》第五章课件
第五章 存储器与存储器系统扩展
本章内容提要
8086CPU对存储器的读/ 写操作过程;
半导体存储器的结构、工作原理与操作时序;
常用存储芯片与存储体容量扩展;
微机系统中的存储器设计。
1
本章及后续章节信号表示法的说明
低电平有效信号用信号名称加符号#表示,如:
WR用WR #表示。
为表达方便,后续授课过程中,这两种方式混
合使用。
2
第一节
8086 引脚信号及其存储器操作时序
1. 引脚信号的复习;
2. 8086CPU的存储器操作时序
3. 8086CPU的最小与最大系统
3
8086CPU 引脚功能
主要引脚功能回顾(查看引脚图)
AD15~AD0—地址/数据分时复用总线;
A19~A16/S6~S3—地址/状态分时复用总线;
BHE#/S7—高8位数据允许/状态分时复用引脚;
查看BHE#和A0 的代码组合对应的操作
RD# — 读控制信号引脚;
WR# — 写控制信号引脚;
M/IO# — 存储器/输入输出操作指示信号引脚;
DT/R# — 数据发送/接收信号引脚;
DEN# — 数据允许信号引脚;
ALE — 地址锁存允许信号; NEXT
4
8086微处理器引脚图 40 引脚DIP (双
列直插)封装
地址/状态分
时复用总线
高8位数据允许/状态
分时复用
地址/数据分 读控制信号
时复用总线
写控制信号
存储器I/O操作指示信号
数据发送/接受信号
数据允许信号
地址锁存允许信号
返回
5
BHE和A0 的代码组合对应的操作
BHE A0 操 作 所用数据引脚
0 0 从偶地址单元开始读 /写一个字
文档评论(0)