详解第5章.组合逻辑电路应用tang.pptVIP

  • 3
  • 0
  • 约1.12万字
  • 约 52页
  • 2017-10-04 发布于湖北
  • 举报
第5章.组合逻辑电路应用tang

优先编码器:允许几个输入信号同时要求编码,但是,只对优先级别最高的输入信号进行编码,即优先级别高的信号排斥级别低的信号。 优先级别的高低,完全决定于输入信号的地位或事先的约定。 译码 把二进制码的含义“翻译”出来的过程。 译码器 完成译码操作的电路。 例 5.2 试用74138构成4/16线译码器。 1、B3=0时,S2=S3=0,U1译码,U2禁止。 2、B3=1时,S2=S3=1,U2译码,U1禁止。 能将二进制代码翻译并显示出来的电路叫显示译码器。 显示译码器包括译码驱动电路和数码显示器两部分。 1)半导体显示器(Light Emitting Diode ,LED) 构成 将七个发光二极管按一定方式连接在一起,组成“8” 字型。七段分别记为 a、b、c、d、e、f、g。发光笔画段的组合形成数码。 5.3.2 数据选择器 (74151) Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 D A0 A1 A2 输 出 数据 地址变量 在地址变量的控制 下数据D被分配到8路 输出Y0、Y1、…、Y7 中的一路。 未获得数据D的其 它输出不随D变化,保 持为逻辑1。 1 1 1 1 1 1 1 D D 0 0 0 D 1 0 0 1 1 1 1 1 1 D 1 1 1 1 1 1 D 1 1 D 0 1 0 1 1 1 1 D 1 1 1 D 1 1 0 D 1 1 1 1 1 1 1 D 1 1 1 1 D 1 1 1 1 1 1 D 0 1 1 1 1 D 1 1 1 1 1 D 1 0 1 1 1 1 D 1 1 1 1 D 0 0 1 功能 : 在地址码输入的控制下, 从多路数据中选出一路作为输出 。 A B C 1 S Z D0 D1 D2 D3 D4 D5 D6 D7 Y ≥1 1 1 1 1 1 1 1 A0 A1 A2 D7 D7 × × × × × × × 1 1 1 0 D6 × D6 × × × × × × 0 1 1 0 D5 × × D5 × × × × × 1 0 1 0 D4 × × × D4 × × × × 0 0 1 0 D3 × × × × D3 × × × 1 1 0 0 D2 × × × × × D2 × × 0 1 0 0 D1 × × × × × × D1 × 1 0 0 0 D0 × × × × × × × D0 0 0 0 0 0 × × × × × × × × × × × 1 Y D7 D6 D5 D4 D3 D2 D1 D0 A0 A1 A2 S 输出 数据输入 地址输入 控制 输入 用8路数据选择器实现4变量以下的逻辑函数。其中3个函数变量作地址变量,另一个函数变量作数据输入。 地址变量全部最小项的加权逻辑和。 例5.4 试用数据选择器实现逻辑函数 1)选择A、B、C变量作为数据选择器的地址变量,令A=A2、 B=A1、C=A0 、S=0、Y=Z; 解:Z是4变量函数,可用24-1=8路数据选择器(74151)实现Z。 2)函数变换 3)确定数据端(D0、D1、…、DN-1)的表达式 A B C Z D +5V 1 U1: 74151 A2 A1 A0 D0 D1 D2 D3 D4 D5 D6 D7 S Y Z 由本例推广到一般情况 2n-1路数据选择器可以实现任意的n个变量以下的逻辑函数。 方法是: 选择n-1个变量作为数据选择器的地址变量; 2)将函数变换为n-1个地址变量的最小项表达式; 3)根据最小项表达式和数据选择器的输出表达式,确定数据端(D0、D1、…、DN-1)的表达式; 4)画逻辑图。 A=A2、B=A1、C=A0 ; S=0、Y=Z 4)画逻辑图 5.4 数值比较器 比较两个数相对大小或相等的电路,叫比较器。 5.4.1 一位数值比较器 两个一位2进制数A、B比较的结果有相等(G) 、大于(L)、小于(S)。 1 1 0 0 1 0 0 S L G A B 1 0 0 1 0 0 1 0 0 1 0 0 图5.4.1 一位比较器 B L ≥1 1 1 A G S 5.4.2 四位数值比较器 两个4位2进制数A=A3A2A1A0、B=B3B2B1B0比较的结果仍然是相等(GO)、大于(LO) 、小于(SO ). 四位数值比较分2步:先进行位比较,设第i的比较结果为Gi、Li和Si;再进行下述综合比较。 如果A=B,则要求每位都相等: A3=B3、A

文档评论(0)

1亿VIP精品文档

相关文档