- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FIFO存储器的设计
FIFO存储器的设计
摘要: FIFO是一种不同时钟域之间传递数据的常用方法,基于FIFO(先进先出)设计的存储器的数据读出顺序与数据写入顺序始终一致。这种存储器主要用在两个处理数据速度不同的数字系统之间,作为数据缓冲器来提供必要的数据缓冲,使这两个数字系统达到同步,这在许多信号处理系统中是必须的。这篇文章介绍了一种容量为1k×9的具有异步和同步功能FIFO存储器的设计方法,这种设计方法也可以用于存储容量更大的存储器的设计。在设计具体逻辑单元时,基于Fundry厂商制定的工艺尺寸规则,优化了部分常用的逻辑电路,来减小版图面积和降低生产成本。
关键词:先进先出存储器;指针;数据缓冲;异步;同步
中图分类号:TN432 文献标识码: A
Abstract : FIFO is a general way to communicate between different clock domains. The memory based on FIFO (First-In, First-Out) keeps track of the order in which date is entered into the memory and reads the date out in the same order. The most common application of a FIFO is as a buffer memory between two digital systems operating at different speeds, providing the necessary data buffering to achieve synchronization, which is a requirement for many signal processing systems. This paper describes a design of a 1k×9 asynchronous and simultaneous FIFO memory, which can also be applied on the larger memory size. Based on the fundry’s rule of the technology, we optimize some units in order to reduce the square of the layout and cost, during designing of the units of the logic.
Keywords: FIFO memory; pointer; data buffering; asynchronous; simultaneous
1 引言
存储器是存储数字信息的电路或系统,随着IC产业的迅猛发展,现代数字系统需要高速存储和检索大量信息的能力,存储器在数字电路中越来越重要。最近的调查显示,在世界范围内,存储器芯片大约占了半导体交易的30%。
低功耗高速度的先进先出存储器在大规模数字集成电路中,尤其是在片上系统(System on Chip)
图1 FIFO结构框图 图2 、分别与、时序关系图
2.2 地址指针与译码电路
FIFO是以先进先出的方式进行数据存储,所以它没有地址线。对于1k×9的FIFO,是采用两个11位的计数器作为读指针和写指针,分别存放着读地址代码和写地址代码,其中计数器的最后一位是作为地址的状态标志使用的。读地址译码电路和写地址译码电路分别将读指针和写指针中的地址代码译成相应的控制信号,利用这个控制信号从存储矩阵中把指定的单元选出,并把其中的数据送到输出缓冲器中去。当写信号为一个负脉冲时,将触发移位计数器使写指针加1,同时一组数据(一个字节)便从数据线上被输入到写指针所对应的存储单元中。同样地,在读信号为一个负脉冲时,读指针加1,一组数据(一个字节)便从读指针所对应的存储单元中输出。
2.3 比较判断电路
当写入数据的次数比读出数据的次数大1024时,存储器为写满状态,如果继续写入数据,将使还未来得及读出的数据被覆盖,导致数据溢出;当读出数据的次数等于写入数据的次数,存储器为空状态,此时应禁止读出数据。FIFO使用比较判断电路防止在满状态和空状态状况下继续进行读/写操作,它是关于读指针和写指针的一个比较器。比较判断电路定义了(满信号)、(空信号)。当写指针(代码)比读指针(代码)小1时,比较器的输出端为低电平,表示此时存储器为写满状态;当读指针(代码)等于写指针(代
文档评论(0)