- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PLD实验二步骤
实验内容 1:
一、 创建工程
在D盘新建一个文件夹,命名为mux21a
1. 打开创建工程向导
执行菜单命令“ File New Project Wizard”,打开Introduction对话框。单
击“Next” 。
选择所建立工程的工作目录d:\mux21a,输入工程名称、顶层实体名也为mux21a
第3步加入设计文件时先略过,直接点击 next。
第4步指定目标器件类型。选择目标器件是EP2C8Q208C8 (注意一个字母和数
字都不能不同)
第5步指定第三方对代码进行综合和仿真的工具,略过,直接点击 next。
第6步点击finish完成工程创建。
二、进行工程设置
执行“Assignments Settings” 菜单命令
Files——添加和删除文件;
User Libraries——添加用户库;
Device——更改器件系列;
EDA Tool Settings——设置其它EDA工具;
Timing Analyzer——定时分析设置
Simulator——仿真设置:选择功能仿真或时序仿真
(目前什么设置都不修改,记住这个操作,以后进行设计时可能经常要打开这
个窗口进行参数的修改)
三、建立图形设计文件
1. 建立一个新文件
执行File-New命令,打开“New”对话框;
选择 “Device Design Files”标签下的“Verilog HDL File” ;
单击OK,打开文本编辑器。
将程序 2.1的代码拷贝进去
保存为mux21a.v
进行功能仿真
1、Setting中设置仿真模式为功能仿真,
2、执行两个命令
(1)Start Analysis Synthesis”
(2)“Processing Generate Functional Simulation Netlist”
3、创建仿真文件
(1)建立一个仿真文件(.vwf), 执行FileNew命令
在New对话框中选择Other Files标签,文件类型选择“Vector Waveform
File”;
单击OK,则打开一个空的波形编辑器窗口。
在波形文件中添加节点
在波形编辑器左边Name列的空白处单击右键,在弹出菜单中选择“ Insert Node
or Bus…”命令,或双击左键,则弹出对话框Insert Node or Bus,在其中选择
“Node Finder…”按钮。
您可能关注的文档
最近下载
- 小学研究课题立项申报:基于小学生高阶思维发展的课堂微项目活动设计研究.docx
- 网站安全等级保护--应急预案.docx
- 输送带发展前景分析.pptx
- IPC-6018c,6018cs,6017,6016,6015,6013d,6012e,ds,da 英文资料分享.pdf
- 高中数学公式(经典).doc VIP
- 顶管施工测量方案.doc
- 2024年度医院中医肛肠外科科带教计划课件.pptx
- 全国青少年劳动技能与智能设计大赛赛题与评价标准.PDF
- 2021-2022学年福建省宁德市校际联盟八年级(上)第一次月考英语试卷(附答案详解).docx VIP
- 2023年(最全版)二级建造师考试真题及参考答案.docx
文档评论(0)