TTL或非门、集电极开路门和三态门电路.docxVIP

TTL或非门、集电极开路门和三态门电路.docx

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
TTL或非门、集电极开路门和三态门电路

1.TTL或非门????图4.4.6(a)表示TTL或非门的逻辑电路,图(b)是它的逻辑符号。或非逻辑功能是对TTL与非门(图4.4.3)的结构改进而来,即用两个BJT管T2A和T2B代替T2。若两输入端中有一个为高电平,则T2A和T2B均将截止,iB3=0,输出为高电平。若A、B两输入端中有一个为高电平,则T2A或T2B将饱和,导致iB3>0,iB3便使T3饱和,输出为低电平。这就实现了或非功能。即L=A+B=A·B。这个式子表明,图4.4.6(a)就正逻辑而言是或非门。????图 4.4.6?TTL或非门 (a)电路图 (b)逻辑符号??????2. 集电极开路门(OC门)????所谓集电极开路是指TTL与非门电路的推拉式输出级中,删去电压跟随器,如图4.4.7(a)所示。为了实现线与的逻辑功能,可将多个门电路输出管T3的集电极至电源VCC之间,加一公共的上拉电阻RP,如图4.4.7(a)所示。为了简明起见,图中以两个集电极开路门并联为例。图(c)为其逻辑符号,其中图标“”表示集电极开路之意。????图4.4.7集电极开路(OC)门(a)OC门的输出级(b)由构成的线与逻辑原理图(c)逻辑符号?????3.三态与非门(TSL门)????三态与非门的输出除了具有一般与非门的两种状态,即输出电阻较小的高、低电平状态外,还具有高输出电阻的第三状态,称为高阻态,又称为禁止态。????一个简单的TSL门的电路如图4.4.8(a)所示,图(b)是它的逻辑符号。其中CS为片选信号输入端,A、B为数据输入端。????图4.4.8三态与非门电路(a)电路图(b)逻辑符号?????当CS=1时,TSL门电路中的T5处于倒置放大状态,T6饱和,T7截止,即其集电极相当于开路。此时输出与输入的逻辑关系与一般与非门相同。这种状态成为TSL的工作状态。但当CS=0时,T7导通,使T4的基极钳制于低电平。同时由于低电平的信号送到T1的输入端,迫使T2和T3截止。这样T3和T4均截止,门的输出端L出现开路,既不是低电平,又不是高电平,这就是第三工作状态。这样,当CS为高电平时,TSL门的输出信号送到总线,而当CS为低电平,门的输出与数据总线断开,此时数据总线的状态由其他门电路的输出所决定。????

您可能关注的文档

文档评论(0)

178****9325 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档