DDS电路设计.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DDS电路设计

DDS 电路设计 摘要 本文介绍了DDS的原理,给出了用Altera Cyclone 1 EP1CQ240C8 FPGA芯片实现直接数字频率合成器的工作原理、设计思路、电路结构和仿真结果以及频谱纯度分析。 关键词:直接数字频率合成(DDS);现场可编程门阵列(FPGA);相位累加器 DDS原理概述 1、DDS在基本原理 框图如图所示。它主要由标准参考频率源、相位累加器、波形存储器、数/模转换器、低通平滑滤波器等构成。其中,参考频率源一般是一个高稳定度的晶体振荡器,其输出信号用于DDS中各部件同步工作。DDS的实质是对相位进行可控等间隔的采样。 系统由加法器、累加寄存器、波形存储器、D/A转换器、低通滤波器构成。在FPGA里面做到的是D/A转换器之前的部分。 图一 DDS原理图 DDS系统的核心是相位累加器,它由一个N位累加器与N位相位寄存器构成。时钟脉冲每触发一次,累加器便将频率控制数据与相位寄存器输出的累加相位数据相加,然后把相加后的结果送至相位寄存器的数据输入端。相位寄存器将累加器在上一个时钟作用后所产生的新相位数据反馈到累加器的输入端,以使加法器在下一个时钟的作用下继续与频率控制数据相加。这样,相位累加器在参考时钟的作用下将进行线性相位累加,当相位累加器累加满时,就会产生一次溢出,以完成一个周期性的动作,这个周期就是DDS合成信号的一个频率周期,相位累加器的溢出频率就是DDS输出的信号频率。 2、DDS参数计算 相位寄存器每经过2N/M个f c 时钟后回到初始状态,相应地正弦查询表经过一个循环回到初始位置,整个DDS系统输出一个正弦波。 输出正弦波频率: 本设计中,N=10,M为位宽为32的频率控制字,fc=20Mhz DDS电路结构设计 1、电路描述 接口信号 名称 位宽 方向 描述 备注 freq 32 输入 输入频率字 reset 1 输入 复位 高电平异步复位 clock 1 输入 时钟 上升沿有效 sinout 8 输出 输出波形 2补码格式 2、电路结构 DDS模块RTL Viewer 累加器ACC模块RTL Viewer ROM模块 RTL Viewer DDS电路仿真结果 Quartus时序仿真 设定时序分析工具为 Class timing analyzer tool,观察电路最大运行频率 fMAX 用二补码格式观察 Modelsim时序仿真 参考时钟fc=20Mhz (1)当freq = 32b0000_0001_0000_0000_0000_0000_0000_0000; Modelsim仿真波形如图 fo = 78Khz (2)当freq = 32b0000_0010_0000_0000_0000_0000_0000_0000; Modelsim仿真波形如图 fo = 156Khz (3)当freq = 32b0000_0100_0000_0000_0000_0000_0000_0000; Modelsim仿真波形如图fo = 312.5Khz (4)当freq = 32b0000_1000_0000_0000_0000_0000_0000_0000; Modelsim仿真波形如图 fo = 625Khz 频谱纯度分析 可见,随着频率控制字的减小,频谱的杂散现象越来越严重。这是由相位截断所造成的。 代码附录 1、dds模块(顶层模块) acc模块 Rom模块 其中,rom表的数据用matlab脚本自动生成,代码如下 *另外,为了做频谱分析,避免数据制式转换带来的麻烦,写ROM的时候,我又在原来的正弦波基础上加了个直流分量。 等到要从Modelsim中读取数据再导入到matlab的时候,我又把这个直流分量减去。 因为没有找到很好的解决数据制式问题的办法,所以我就用这个办法也能从matlab中再把波形还原出来。 Testbench 参考文献 [1]张厥盛,曹丽娜.锁相与频率合成技术[M].成都:电子科技大学出版社 [2]Altera Inc.DATA BOOK.Altera Corporation,2001 [3]夏宇闻Verilog 数字系统设计教程[M].北京航空航天大学出版社.2003 module dds(reset,clk20,freq,sinout); input reset,clk20; input[31:0] freq; output[7:0] sinout; wire[31:0] A; wire[9:0] address; assign address = A[31:22]; acc u0(.reset(reset),.clock(clk20),.da

文档评论(0)

shenlan118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档