EDA期末考试试题.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA期末考试试题

第一部分:填空题 1.一般把EDA技术的发展分为CAD、CAE和EDA三个阶段,并向着ESDA方向发展。 2.EDA技术在应用设计领域主要包含哪四个方面的内容(1) HDL (2)PLD (3)EDA工具软件(4) EDA开发系统 。 3.EDA技术的基本特征(1)自顶向下的设计方法;(2)采用硬件描述语言;(3)高层综合和优化;(4)并行工程;(5)开放性和标准化。 4.当前最流行的并成为IEEE标准的硬件描语言是 VHDL 和Verilog-HDL。 5.什么是PLD? 答: PLD,Programmable-Logic-Device,即可编程逻辑器件。是一种具有内建结构、由用户编程以实现某种逻辑功能的新型逻辑器件。 6.SPLD的基本结构框图是什么? 7.一般CPLD器件至少包含可编程逻辑宏单元,可编程I/O单元和可编程内部连线3种基本结构。 一般FPGA器件至少包含可编程逻辑功能块/CLB、IOB/可编程I/O块和PI/可编程内部互连三类可编程资源。 8.用PROM完成半加器/全加器的示意图。 9.使用方框图示意出采用硬件描述语言设计硬件电路进行由上而下的设计的三个层次为: 10.可编程逻辑器件的发展趋势在哪5个方面(1)向更大规模、更高集成度的片上系统方向发展(2)向低电压、低功耗的绿色器件方向发展(3)向更高速可预测延时的方向发展(4)向在PLD内嵌入多种功能模块的方向发展 (5)向模数混合可编程的方向发展 11.目前,在PLD器件制造与生产领域的三大公司为Altera、Xilinx和Lattice 12.FPGA的发明者是 Xilinx 公司;ISP编程技术的发明者是Lattice公司。 13、目前常见的可编程逻辑器件的编程和配置工艺包括基于E2PROM/Flash技术、基于SRAM查找表的编程单元和基于反熔丝编程单元。 14、基于EPROM、E2PROM和快闪存储(flash)器件的可编程器件,在系统断电后编程信息不丢失 15、采用SRAM结构的的可编程器件,在系统断电后编程信息丢失 16、Verilog-HDL于1983年推出,是在C语言的基础上演化而来的。 于1995年正式采纳为IEEE标准,其代号为Verilog-HDL1634-1995。 17、一个基本的Verilog-HDL程序由模块构成。 18、一个完整的Verilog-HDL设计模块包括:模块关键字和模块名、端口列表、端口定义、和功能描述4部分。 19、Verilog-HDL模块的I/O端口声明用来声明模块端口定义中各端口数据流动方向,包括 输入端口、输出端口和双向端口。 20、Verilog-HDL语言的三种常用的模型描述方法为行为描述、结构描述和数据流描述。 21.Verilog-HDL的数值集合由哪四种基本的值组成(1)0(2)1(3)x(4)z。 22、10’hxf=10’xxxxxx1111; 10’hzf=10’zzzzzz1111; 23、标识符count、Count、COUNT是代表同一标识符吗?不是,因为标识符区分大小写。 24、wor和trior连线类型,在多重驱动时 ,具有 线或 特性的连线;wand和triand连线类型,在多重驱动时,具有 线与 特性的连线。 25、Wire[15:0] wire-b表示连线宽度为 16 位,其最高位为15 ,最低位为0 。 26、tri[7:0]bus表示 定义了一个8位宽的线矢量,名字叫bus 。 27、常用的register 型变量主要为 reg 、 integer 、 time 和 real 四种。 28、若a=5’b10x01,b=5’b10x01,则 a= =b的结果为 x a= = =b的结果为 1 29、若A=5’b11011,B=5’b10101,则有 A=0 |B=1 ~A=5’b00100 AB=5’b10001 30、若A=8’b1000_0100 则A3的结果为8’ A3的结果为8’ 31、对于Verilog-HDL语言中的关键字,在建模时都必须 小 写。 32、MAX+ plusⅡ软件是Altera公司自己开发的 第三代PLD开发 软件。 33、MAX+ plusⅡ软件支持的设计的方式有图形输入、文本输入、波形输入和符号输入等不同的编辑方式。 34.MAX+ plusⅡ软件环境下,执行原理图输入设计法,应选择图形输入方式。其设计文件保存的扩展名应为.gdf . 若在MAX+ plusⅡ软件环境下,执行文本输入设计法,应选择文本输入方式。对于Verilog语言其设计文件保存的扩展名应

您可能关注的文档

文档评论(0)

shenlan118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档