EDA组合逻辑部分.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA组合逻辑部分

(一)组合逻辑部分 1、 多路复用器设计:将SW17-SW15作为选择输入s2s1s0,SW14-SW0,作为输入A,B,C,D,E,每路3位并将拨动开关连接到红色的LED上,以显示选择状态和每路数据状态;绿色LED,LEDG2—LEDG0作为输出M,显示结果。建立工程,编写代码,绑定管脚,下载到DE2板上,进行测试。 module test1(SW,LEDR,LEDG); input[17:0] SW; output[17:0] LEDR; output reg[7:0] LEDG; assign LEDR=SW; always@(SW) begin case(SW[17:15]) 3b000:LEDG=SW[2:0]; 3b001:LEDG=SW[5:3]; 3b010:LEDG=SW[8:6]; 3b011:LEDG=SW[11:9]; 3b100:LEDG=SW[14:12]; default:LEDG=8 endcase end endmodule 2、 7段管显示设计:SW14—SW0,分成3位宽的5路信号,通过SW17—SW15进行选择,在一个7段数码管上显示 “H、E、L、O、空格(不亮)”中的某一字符。将此应用扩展到5个数码管,实现循环显示5个字符。 SW17---SW15与显示内容对应如下。 module test2(SW,HEX0,HEX1,HEX2,HEX3,HEX4); input[17:0] SW; output reg [6:0] HEX0,HEX1,HEX2,HEX3,HEX4; always @(SW) begin case (SW[17:15]) 3b000:{HEX4,HEX3,HEX2,HEX1,HEX0}=35b0001001_0000110_1000111_1000111_1000000; 3b001:{HEX4,HEX3,HEX2,HEX1,HEX0}=35b0000110_1000111_1000111_1000000_0001001; 3b010:{HEX4,HEX3,HEX2,HEX1,HEX0}=35b1000111_1000111_1000000_0001001_0000110; 3b011:{HEX4,HEX3,HEX2,HEX1,HEX0}=35b1000111_1000000_0001001_0000110_1000111; 3b100:{HEX4,HEX3,HEX2,HEX1,HEX0}=35b1000000_0001001_0000110_1000111_1000111; default{HEX4,HEX3,HEX2,HEX1,HEX0}=35b1111111_1111111_1111111_1111111_1111111; endcase end endmodule 3、 然后将5个字符扩展到8个字符。对应关系如下 SW17 SW16 SW15 HEX7 HEX6 HEX5 HEX4 HEX3 HEX2 HEX1 HEX0 0 0 0 H E L L O 0 0 1 H E L L O 0 1 0 H E L L O 0 1 1 H E L L O 1 0 0 E L L O H 1 0 1 L L O H E module test3(SW,HEX0,HEX1,HEX2,HEX3,HEX4,HEX5,HEX6,HEX7,); input[17:0] SW; output reg [6:0] HEX0,HEX1,HEX2,HEX3,HEX4,HEX5,HEX6,HEX7; always @(SW) begin case (SW[17:15]) 3b000:{HEX7,HEX6,HEX5,HEX4,HEX3,HEX2,HEX1,HEX0}=56b1111111_1111111_1111111_0001001_0000110_1000111_1000111_1000000; 3b001:{HEX7,HEX6,HEX5,HEX4,HEX3,HEX2,HEX1,HEX0}=56b1111111_1111111_0001001_0000110_1000111_1000111_1000000_1111111; 3b010:{HEX7,HEX6,HEX5,HEX4,HEX3,HEX2,HEX1,HEX0}=56b1111111_0001001_0000110_1000111_1000111_1000000_1111111_1111111; 3b011:{HEX7,HEX6,HEX5,HEX4,HEX3,HEX2,HEX1,HEX0}=56b0001001_0000110

文档评论(0)

shenlan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档