EDA实验讲义PK2.docVIP

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验讲义PK2

目 录 第一章 GW48 EDA/SOC系统使用说明 第一节 GW48教学实验系统原理与使用介绍(GW48-PK2、GW48-CK、GW48-EK系统) 第二节 实验电路结构图 第三节 GW48CK/GK/EK/PK2 系统万能接插口与结构图信号/与芯片引脚对照表 GWDVP-B电子设计竞赛应用板使用说明 第二章 特殊实验开发系统、仪表、应用板及重要适配板使用说明 第一节 GWAK30/50、GWAK30/50+、GWAK30/50Z、GWAK30/50Z+适配板使用说明 第二节 现代计算机组成原理适配板、GWAK100、GWAK100+适配板使用说明 第三节 GW48-DSP适配板使用说明 第四节 GW48-SOPC/Z适配板使用说明 第五节 GWDS-Z型数字扫频信号源使用说明 第六节 GWCNF-K型FPGA掉电保护高速配置器使用说明 第七节 GW48-SOPC、GW48-SOPC+适配板使用说明 第八节 GW48-DSP+、GW48-DSP++适配板使用说明 全国大学生电子设计竞赛赛题练习:等精度频率计设计 VHDL文本输入设计方法初步 实验系列A 【实验1】1位全加器VHDL文本输入设计;【实验2】2选1多路选择器VHDL设计;【实验3】8位硬件加法器VHDL设计;【实验4】含异步清0和同步时钟使能的4位加法计数器;【实验5】7段数码显示译码器设计;【实验6】数控分频器的设计;【实验7】用状态机实现序列检测器的设计;【实验8】用状态机对ADC的采样控制电路实现;【实验9】波形发生与扫频信号发生器电路设计; 实验系列B(以下实验可参考《EDA技术实用教程》,此书联系购买信息见最后一页);【实验1】1位全加器原理图输入设计;【实验2】有时钟使能的两位十进制计数器原理图输入设计;【实验3】两位十进制频率计原理图输入设计;【实验4】8位串入并出寄存器原理图输入设计;【实验5】4位十进制频率计设计;【实验6】含有FIFO存储器的A/D采样控制电路设计;【实验7】硬件电子琴电路设计;【实验8】硬件的乐曲自动演奏电路设计;【实验9】原理图输入设计含LPM的电路;【实验10】;移位相加8位硬件乘法器电路设计;【实验11】 FPGA、单片机及PC机接口控制电路设计 ;【实验12】虚拟示波器与频谱分析电路设计;【实验13】直接数字综合(DDS)电路设计;【实验14】 FIR数字滤波器设计; 第五章 模拟EDA实验及其设计软件使用向导 GW48-PK2主系统LCD液晶屏使用方法 第七章 GWDVP-B电子设计竞赛板LCD液晶显示控制说明 第一章 GW48 SOPC/EDA系统使用说明 GW48教学实验系统原理与使用介绍 一、GW48系统使用注意事项 (用户必读!!!) a:闲置不用GW48系统时,必须关闭电源,拔下电源插头!!! b:EDA软件安装方法可参见光盘中相应目录中的中文README.TXT;详细使用方法可参阅本讲义或《EDA技术实用教程》中的相关章节。 c:在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作。 d:换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接口都可带电插拔。请特别注意,尽可能不要随意插拔适配板,及实验系统上的其他芯片。 e:PC机的并行口工作模式设置在“EPP”模式! g: GW48更详细的使用方法可参见《EDA技术实用教程》配套教学软件*.ppt。 h: 对于GW48-GK/PK2系统,主板左侧“上开关”默认向下,关闭+/-12V电源;“下开关”默认向上,允许下载。 i: 跳线座“SPS” 默认向下短路(PIO48);右侧开关默认拨向“TO MCU”。 j: 对于GW48-GK/PK2系统,左下角拨码开关除第4档“DS8使能”向下拨(8数码管显示)外,其余皆默认向上。 k:对于右下角的“时钟频率选择”区的“clock0”上的短路帽,平时不要插在50/100M高频处,以免高频辐射。 二、GW48系统主板结构与使用方法 以下将详述GW48系列EDA实验开发系统(GW48-PK2、GK、EK、CK)结构与使用方法,对于这4中型号的不同之处将给予单独指出。GW48-EK系统与CK系统类似,未列出结构图。该系统的实验电路结构是可控的。即可通过控制接口键,使之改变连接方式以适应不同的实验需要。因而,从物理结构上看,实验板的电路结构是固定的,但其内部的信息流在主控器的控制下,电路结构将发生变化重配置。这种“多任务重配置”设计方案的目的有3个:1.适应更多的实验与开发项目;2. 适应更多的PLD公司的器件;3. 适应更多的不同封装的FPGA和CPLD器件。系统板面主要部件及其使

文档评论(0)

shenlan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档