DDR3布局布线规则与实例.docx

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DDR3布局布线规则与实例

DDR3 布局布线译自飞思卡尔官方文档Hardware Development Guide for i.MX 6Quad, 6Dual, 6DualLite, 6Solo Families of Applications Processors IMX6 Serial Layout Recommendations目录DDR 原理性连接框图图 1、图 2 为 I.MX6DQ/SDL 与 DDR 连接框图,连接示意一目了然。图 1 DDR3 与 i.MX6DQ/SDL 连接示意图图 2 LPDDR2 与 i.MX6DQ/SDL 连接示意图DDR 布局布线规则DDR3 在布线中十分重要,它必须考虑阻抗匹配问题,通常单端为 50Ω,差分 100Ω。图 3 给出了 DDR 及其去耦电容的最终布局,其中左图是顶层布局,右图为底层布局,共计 4 片 DDR3 芯片,顶层、底层各两片。DDR 应该尽量靠近 CPU,这样可以减小寄生参数和传播延时。图 3 DDR 和去耦电容的布局DDR3 的有两种布线形式:一种是所有信号线等长,另一种是以字节为单位分组等长。 所有信号线等长布线,该种布线方式在信号完整性上是最理想的,在设置约束规则上是简单的,但由于布线空间,使得这种方法耗时费力,甚至设计无法实现,在此只是提及一下,并不推荐使用该种方法。各信号线布线长度要求如表 1 所示。表 1 所有信号线等长的布线方式以字节为单位分组等长布线,该种布线方式以“小组”为单位作等长处理,实际工程当中等长处理容易实现,但是这种方式约束规则较为复杂,毕竟每“小组”都需要一个约束规则。表 2 给出了以字节为单位分组等长布线要求。表 2 以字节为单位分组等长1.Clock(min): Clock的最短长度,因为它有一个±5mil 的容差最后,还有一个需要注意的是阻抗匹配问题,推荐单端 50Ω,差分 100Ω。DDR 布线细节i.MX6 DDR 的布线,可以将所有信号分成 3 组:数据线组、地址线组和控制线组,每组各自设置自己的布线规则,但同时也要考虑组与组之间的规则。数据线的交换在 DDR3 的布线中,可以根据实际情况交换数据线的线序,但必须保证是以字节为单位(数据 0~7 间是允许交换线序,跨字节是不允许的),这样可以简化设计。■ 布线尽量简短,减少过孔数量。■ 布线时避免改变走线参考层面。■ 数据线线序,推荐 D0、D8、D16、D24、D32、D40、D48、D56 不要改变,其它的数据线可以在字节内自由调换(see the “Write Leveling” section in JESD79‐3E)。■ DQS 和 DQM 不能调换,必须在相应通道。DDR3(64bits)T 型拓扑介绍当设计采用 T 型拓扑结构,请确认以下信息。■ 布线规则见上文表 2。■ 终端电阻可以省略。■ 布线长度的控制。■ DDR 数量限制在 4 片以下。DDR3(64bits)Fly‐by 型拓扑介绍当采用 Fly‐by 的拓扑结构时,在设计中请注意以下事项。■ DDR 控制器集成了地址镜像功能。■ 终端电阻不可以省略。2GBDDR 布局布线建议4 片 DDR 共计 2GB 内存。■ 保证T 型拓扑的对称性。■ 减少过孔,避免多次换层。■ 禁止分割走线下的参考层。图 4 是 T 型拓扑的结构框图,在 i.MX6 设计中,ADDR/CMD/CTRL 信号会用到这种拓扑结构。图 4ADDR/CMD/CTRL 信号拓扑结构图 5 给出了 DDR 各数据线(64bits)的布线结构图,它是点对点的布线方式,以字节为单位,具体布线约束见上文表 2。图 5 点对点的数据线布线结构示图4GBDDR 布局布线建议在 i.MX6 设计中,当选用 4GB DDR(8 片 DDR)设计时,建议使用 CS[1:0]两个片选信号,每个片选信号各控制 2GB DDR(各控制 4 片 DDR)。当采用这种结构时,终端匹配电阻是不可或缺的。各信号组的拓扑结构如图 6/7/8/9 所示。图 6 ADDR/CMD 信号拓扑图 7 CTRL 控制信号拓扑图 8 数据线拓扑图 9 时钟线拓扑DDR 布局布线实例本节列出了 2 种布局布线方式,截图均出自官方 EVM 板。4 片DDRT 型拓扑实例该例用了 4 片 DDR3,共计 2GB 内存,采用 T 型拓扑结构。具体说明见下文表 3 和图 10 / 11 / 12。表 3 颜色对照表图 10 DDR3 顶层布线图 11 DDR3 内层布线图 12 DDR3 底层布线表 4 写出了 byte0 和 byte1 的走线长度。当然,在该例中,clock 信号长 2000mil。表 4 部分信号线布线长度8 片DDRFly‐by 型拓扑实例本实例采用了fly‐by的拓扑结构,8 片

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档