- 1
- 0
- 约3.52千字
- 约 8页
- 2017-10-13 发布于江苏
- 举报
FPGA的数字频率计陈嘉明
华南师范大学课程论文
题 目: 基于FPGA的数字频率计
院 (系): 物理与电信工程学院
专 业: 电子与通信工程
学生姓名: 陈嘉明
学 号: 2012021750
指导老师: 周卫星
基于FPGA的数字频率计
摘要
介绍了一种运用FPGA开发软件QuartusⅡ 设计的数字频率计。使用Verilog HDL硬件描述语言编程,该数字频率计能够准确的测量1Hz~ 50MHz脉冲信号, 测量误差较小。
关键词: 数字频率计 FPGA Verilog HDL
引言
频率测量是电子测量领域里的一项重要内容,而高精度频率计的应用尤为广泛。目前,宽范围、高精度数字式频率计的设计方法大都采用单片机加高速、专用计数器芯片来实现。本文设计的高精度频率计除了对被测信号的整形部分、键输入和最后的数码显示部分必须用硬件实现以外,其余全部采用Verilog HDL编程设计,并下载在一片FPGA(Field Programmable Gates Array——现场可编程门阵列)芯片上,整个系统非常精简,并能够达到同样的技术指标。根据不同的需要还可以重新编程下载,进行升级。FPGA器
原创力文档

文档评论(0)