- 5
- 0
- 约4.78千字
- 约 8页
- 2017-11-01 发布于江苏
- 举报
FPGA数字频率计设计
EDA课程设计
基于FPGA的设计
系 别 计电系
专 业 应用电子技术
班 级: 06应电
组员一: 刘俊
组员二: 杨利鲜
组员三: 董明超
指导老师
8位十进制显示数字频率计(带周期测量)
功能要求:
1、 能测量1z的方波信号频率,(能测量10uS—1000mS的周期)[1MHZ/1us--1HZ/1000ms],并以十进制的方式显示。
2、 具有工作方式转换控制键、开始键、停止键等控制键。
3、 数值显示用LED数码管动态显示。
1、 频率计的工作原理
本文要设计一个8位十进制数字频率计,需要由四种器件来组成,即:测频控制信号发生器(FTCTRL)、有时钟使能的十进制计数器(CNT10)、32位锁存器(REG32B)、除法器模块(division).
因为是8位十进制数字频率计,所以计数器CNT10需用8个,7段显示LE
您可能关注的文档
最近下载
- 2025届高考生物必背的85个重要知识点总结.docx VIP
- 高考必背的85个重要生物知识点总结.docx VIP
- 中国文化概况A-Glimpse-of-Chinese-Culture(修订版)Chapter-8.ppt VIP
- 2026年高考生物必背85个重要知识点总结汇编.pdf VIP
- 预防高处坠落事故专项施工方案.docx VIP
- AutoCAD2022实用教程全套完整教学课件.pptx
- Soundcraft声艺Signature 22MTK Outline Dimensions file)说明书用户手册.pdf
- 教案课件-典五典范英语5a l6教学参考.pdf VIP
- 商业银行数字化转型:文献综述与研究展望_刘敏楼.pdf VIP
- 施工现场临时用电配电箱标准化图集.pdf VIP
原创力文档

文档评论(0)