建筑电工学王佳第8章组合逻辑电路.pptVIP

  • 8
  • 0
  • 约8.69千字
  • 约 70页
  • 2017-11-09 发布于广东
  • 举报
8.4.2组合逻辑电路的设计 组合逻辑电路的设计可采用穷举法 被加数、加数以及低位的进位三者相加称为 “全加”,实现全加操作的电路叫做全加器。 Ci-1:来自低位的进位 Ci :向高位的进位 2 . 全加器 ? CO Ci Ai Bi CI Si Ci-1 半 加 器 半 加 器 Ai Bi Ci-1 Ci Si S AiBi SCi-1 1 Ai Bi Ci-1 Si 0 0 0 0 0 0 0 1 1 0 1 1 1 0 0 0 1 1 1 1 0 1 0 0 1 0 1 1 1 0 1 1 状态表 Ci 0 1 1 1 1 0 0 0 全加器逻辑符号 [例 1] 用两个全加器组成一个逻辑电路以实现两个二位二进制数的加法运算。 ? CO A0 B0 CI S0 ? CO C1 A1 B1 CI S1 0 1 1 0 1 1 0 1 20.6.1 二—十进制编码器 编码:用数字或符号来表示某一对象或信号的过程称 为编码。 在数字电路中,一般用的是二进制编码,n 位二进制代码可以表示 2n 个信号 将十进制的十个数 0,1,2,···,9 编成二进制代码的电路称二—十进制编码器,这种二—十进制代码称BCD 码。 8.5.2 编码器 1. 二进制代码的位数 十个数码,取 n 等于4。 2. 列编码表

文档评论(0)

1亿VIP精品文档

相关文档