数字逻辑课程设计方案书报告.docVIP

  • 6
  • 0
  • 约4.97千字
  • 约 7页
  • 2017-11-16 发布于江苏
  • 举报
数字逻辑课程设计方案书报告

数字逻辑实验报告 ——————多功能数字钟 学院:计算机科学与通信学院 班级:信息安全1001 姓名:钟伟 设计任务及要求: 拥有正常的时、分、秒计时功能。 能利用实验板上的按键实现校时、校分及秒清零功能。 能利用实验板上的扬声器做整点报时。 闹钟功能。 在MAXPLUS Ⅱ中采用层次化设计方法进行设计。 完成全部电路设计后在实验板上下载,验证设计课题的正确性。 多功能数字钟的总体设计方案 根据总体设计框图,可以将整个系统分成6个模块来实现,分别是计时模块、校时模块、整点报时模块,分频模块,动态显示模块。 计时模块 该模块的设计相对简单,使用一个二十四进制和两个六十进制计数器级联,构成数字钟的基本框架。二十四进制的计数器用于计时,六十进制计数器用于计分和计秒。只要给秒计数器一个1Hz的时钟脉冲,则可以进行正常计时。分计数器以秒计数器的进位作为计数脉冲,小时计数器以分计数器的进位作为计数脉冲。 (计时模块) (60进制计数器构成的秒,分计数器) 校时模块 该模块设计要求实现校时、校分及秒清零的功能。 按下校时键,小时计数器迅速递增以调至所需要的小时位。 按下校分键,分计数器迅速递增以调至所需要的分位。 按下清零键,将秒计数器清零。 可以选择实验板上的3个脉冲按键进行锁定。 对于此模块的设计,有3个需要注意的问题:】 在校分时,分计数器的计数不应对

文档评论(0)

1亿VIP精品文档

相关文档