- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
试验二7段数码管试验以及仿真设置一试验目的进一步-Read
实验二 7 段数码管实验以及仿真设置
一. 实验目的
1. 进一步了解FPGA 的设计流程和加深对QII 的使用。
2. 学习和了解动态扫描数码管的工作原理的程序设计方法。
3. 加强和熟悉VHDL 语言的设计方法和特点,学会掌握常用的
计数器,译码器的设计,功能宏模块使用方法。
4. 学习使用QII 中的仿真功能。
二. 实验原理
1、管脚映射:略(参考例子)
2 、开发板上使用了一个4 位联体的共阳极 7 段数码管,动态扫描显示接口是
数码管应用最为广泛的一种显示方式之一。其接口电路是把所有显示器的 8 个
笔划段 a-h 同名端连在一起,而每一个显示器的公共极 COM 是各自独立地受 I/O
线控制。CPU 向字段输出口送出字形码时,所有显示器接收到相同的字形码,
但究竟是那个显示器亮,则取决于 COM 端,而这一端是由 I/O 控制的,所以我
们就可以自行决定何时显示哪一位了。而所谓动态扫描就是指我们采用分时的
方法,轮流控制各个数码管的 COM 端,使各个 LED 轮流点亮。
在轮流点亮扫描过程中,每位显示器的点亮时间是极为短暂的,但由于人
的视觉暂留现象及发光二极管的余辉效应,尽管实际上每个显示器并非同时点
亮,但只要扫描的速度足够快,给人的印象就是一组稳定的显示数据,不会有
闪烁感。
4位7段共阳数码管参考图
三. 实验步骤
本实验要实现一个增加的数在数码管上显示。
1. 设计主电路模块
在QII中新建一个工程,本实验以EP1C6开发板为例。先建一个顶层图,
另存为seg7led.bdf(与所在文件夹名相同).再新建一个.V文件,另存为
segmain.v(必需与程序中的模块名 module “segmain“相同,如两处蓝色字
体指出的名字必需相同)。
输入以下程序(Verilog以及VHDL程序可以参考光盘中例子):
module segmain(clk,reset_n,datain,seg_data,seg_com);
input clk;
input reset_n;
input [15:0] datain;
output [7:0]seg_data;
output [3:0]seg_com;
reg [3:0]seg_com;
reg [7:0]seg_data;
reg [3:0]bcd_led;
reg [36:0]count;
always @(posedge clk)
begin
if(!reset_n)
count=0;
else
count=count+1;
end
always @(count[14:13] or datain)
begin
case(count[14:13])
2b00:
begin
bcd_led = datain[3:0];
seg_com = 4b1110; //低有效
end
2b01:
begin
bcd_led=datain[7:4];
seg_com=4b1101;
end
2b10:
begin
bcd_led=datain[11:8];
seg_com=4b1011;
end
2b11:
begin
bcd_led=datain[15:12];
seg_com=4b0111;
end
endc
原创力文档


文档评论(0)