计算机组成技术四.pptVIP

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成技术四

5条指令5步重叠的执行情况 数据处理1 译码1 保存结果1 取数1 取指1 数据处理2 译码2 保存结果2 取数2 取指2 数据处理3 译码3 保存结果3 取数3 取指3 数据处理4 译码4 保存结果4 取数4 取指4 数据处理5 译码5 保存结果5 取数5 取指5 t 2t 3t 4t 5t 6t 7t 流水执行的特点 1、如果执行一条指令需要5t时间,当第一条指令执行完之后, 再每隔t时间,就会得到一条指令的执行结果。平均速度提高 了5倍; 2、只有在流水线装满的稳定状态下,才能保证流水线有最高 的处理速率,即需1/n时间执行一条指令; 3、由于把指令执行分成n段,而每一段都有独立的部件来完成, 需要的时间各不相同,一般情况下,t值应取n段中最长的时间。 *书名: 计算机组成技术 章节: 第四章 幻灯片 *书名:计算机组成技术 章节: 第四章 幻灯片 第四章 处理器 4.1 处理器的指令集 4.2 处理器的组成与工作过程 4.3 80x86系列微处理器简介 4.4 从CISC到RISC 4.5 ARM系列微处理器简介(扩充内容) 4.1 处理器的指令集 ——指令系统的基本概念 指令(机器指令):计算机能直接识别和执行的操作命令,用 二进制数的编码表示。 例如表示“取”操作 例如表示“存”操作 指令系统:把一种机器所包含的全部机器指令的集合叫”——” 不同的CPU有不同的指令系统。 例如:PC指令系统:80x86汇编语言;Z80指令系统:Z80汇编语言 指令系统设计内容: 指令格式设计:包括指令字长度、操作码结构、地址码结构 寻址方式的设计:包括操作数形式、操作数地址形式 指令字长和指令格式 指令字长:指指令中包含的二进制代码的位数,一个指令 系统中指令字长可以不相同,通常有单字节指令、 双字节指令、三字节指令等,它们分别是机器字长 的整数倍。 指令格式: 操作数/操作数地址 操作码 操作码:指出CPU执行什么操作 操作数地址:指出源操作数从哪里取,结果操作数送往 何处,以及下一条指令从哪里取。 操作码结构 操作码的长度决定了指令系统中能够完成的不同操作的 指令条数。例如:若某机器操作码的长度固定为K位,则 这台机器最多能提供2k条指令。例如:操作码=3bit,则机 器总共有23=8条指令 操作码的设计有两种情况: 固定长度操作码 可变长度操作码 当指令长度一定时,地址码与操作码是相互制约的。 地址码结构 地址码结构包括在指令的地址码字段中给出几个地址及 地址如何给出等问题。地址如何给出就是寻址方式问题。 根据给出的地址个数可将指令分为: 零地址指令: OP 一地址指令: D1/A1 op 二地址指令: D2/A2 D1/A1 op D2/A2 D3/A3 D1/A1 op 三地址指令: Di:操作数i Ai:操作数地址i Op:操作码 指令助记符:表示一条机器指令的英文缩写词叫“——” 例如:数据传送指令的助记符为MOV MOV A,05H 例如:加法指令的助记符为ADD ADD A,B 4.2 处理器的组成与工作过程 1、指令控制:指令执行顺序的控制 2、操作控制:指令内操作步骤的控制 3、数据加工:对数据进行算术和逻辑运算 4、异常处理:出错处理及处理外部设备的服务请求 ——中央处理器CPU的功能 ——中央处理器CPU的结构框图(1) 中央处理器CPU的组成 算逻运算单元ALU 寄存器组 ——程序计数器、指令寄存器、程序状态寄存器 ——通用寄存器、累加器、 主存接口寄存器 ——主存地址寄存器MAR、主存数据寄存器MDR ? 通用寄存器、累加器是“可见寄存器”,他们被分配了编号, 程序员可以使用。 (Arithmetic Logic Unit) 控制器 指令寄存器、指令译码器、程序计数器、时序部件等 运算器:由算数逻辑单元(ALU)、通用寄存器组、 移位器等组成 注:A、B、SUM为通用寄存器 CF、OF、ZF为标志寄存器中的标志 中央处理器CPU组成框图 按时钟提供的统一节拍,把程序中的每一 指令包含的各基本操作进行时序分配,并发 出相应的控制命令信号。 4.2.2 计算机的工作过程 ——控制器的功能 组合逻辑 电路 (微指令形成部件) 时序 发生器 启停 主时钟 复位 ….. 时序 控制信号 指令译码器 指令寄存器 数据 PSW 微操作 控制命令 ….. ——组合逻辑控制器框图 4.2.2 计算机的工作过程 PC ——控制器的组成 程序计数器PC 指令寄存器IR:存放由内存取出的指令,直到指令执行结束。 程序状态字PSW 微操作形成

文档评论(0)

phltaotao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档