多周期微处理器设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多周期微处理器设计

微处理器系统设计 课程设计 版本v1.0 专业: 集成电路设计与集成系统 班级: 电路1303 班 姓名: 周小朋 学号: 2016 年6 月20 ~ 2016 年7 月1 日 多周期微处理器设计 注:非正式版,仅为初稿 一、功能描述 MIPS 微处理器是典型的 32 位定长指令字 RISC 处理器,此次设计的微处理器是基于 verilogHDL 语言、兼容MIPS 指令格式、带有I/O 接口和中断处理电路、能够实现26 条 指令功能,并且可以在DE2 开发板上进行下载验证的多周期CPU。可以实现的指令包括, R 型:add、addu、sub、subu 、and 、or、xor 、nor、slt 、sltu 、sll 、srl 、sra 、j r ;I 型:addi、 addiu、lui、andi 、ori、xori 、lw、sw 、beq、bne ;J 型:jal 、jump 。并且可以实现一段流 水灯程序,程序的样式为 1 0101010101 切换间隔为 0.5 秒 2 ) 00001111,切换间隔为1 秒。两种样式通过按键控制。 二、设计方案 1. 总体设计方案 此次设计是在前期课程已经设计好的单周期CPU 上进行多周期CPU 的设计,多周 期指令的执行分为5 个阶段:取指、译码、执行、访存、回写。由于PC,指令存储器 只能在需要时写入新值,因此必须有“写使能信号”控制。可以用状态机来实现5 个状 态的转换以及控制信号的产生。来控制此次设计要实现一段流水灯程序, 总共有两组 不同的花型切换。可以先利用ori 指令初始化第一组花型到两个寄存器,再利用SW 指 令将存到寄存器的花型读出存储到IO 接口,通过LED 显示,最后用J 指令实现花型的 循环,此即使第一组花型的实现。接下来考虑按键切换到下一组花型,可以使用按键产 生一个中断信号,当按下按键时,进入中断程序,在中断程序里边存储第二个花型及其 花型切换与循环,实现方式与花型一相同。时间的控制可以利用指令的条数进行控制, 通过分频产生一个标准时钟,sw 占用4 个时钟周期,j 型占用2 个时钟周期,可以通过 指令的条数来控制题目所需要的0.5s 与1s。花型跳转示意图如下 : 图1.流水灯实现示意图 总体设计框图如下: 图2.多周期CPU 总体设计框图 接口信号说明: 信号名称 方向 说明 备注 Clk_50M IN DE2 开发板提供的时钟频率 Rst IN Cpu 复位信号 Int0 IN 中断0 信号 Int1 IN 中断1 信号 Led OUT Led 的输出信号,即流水灯花型输出 表1 :多周期CPU 接口信号说明 2. 详细设计方案 2.1 中断设计方案 此次设计的处理器有两个中断,int0 和int1,其中int0 的优先级比int1 高。Cpu 在 响应中断之前,应该先保存中断的断点返回地址。中断返回地址保存在专用寄存器 中,int0 保存在$26,int1 保存在$27。为了解决中断优先级和嵌套,引入屏蔽寄存器, 如下图 图3. 中断屏蔽寄存器 Int0 相应条件为imask[0]

文档评论(0)

a888118a + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档