- 74
- 0
- 约6.66千字
- 约 10页
- 2017-11-27 发布于贵州
- 举报
一个电缆通断的检测电路设计-数字逻辑课程设计报告
一、概述
对于电缆生产厂家及电缆安装人员,常常需要检测电缆芯线是否存在断路故
障。电缆的通断对销售及安装都有一定的影响,因此电缆的通断的检测成为一个
十分必要的过程。
本题目要求设计一个电缆通断的检测电路,可对电缆芯线进行快速检测并指
示其通断。电路主要由时钟信号产生电路,计数电路,译码电路以及状态指示电
路组成,指示灯亮则表明电缆导通,指示灯灭,蜂鸣器鸣响则表示电缆断路。该
电路采用计数器与译码器相结合的方式工作通过1 个24 进制计数器连接译码器
与数码管,数码管用来显示当前被检测的电缆序号,译码器连接状态指示电路,
对连接到电路中的被检测电缆进行循环检测,检测速度快,检测效率高。检测结
果准确。经实验证明,该电路可检测24 根以下数量电缆,设计方法合理,简单
易行,成本低廉,安全实用,方便可靠。
本报告由概述部分,方案论证部分,整体电路设计部分与电路整体性能检测
部分构成,首先论述了该电路的整体设计思想和基本设计方案,整体电路设计部
分包括总电路的设计和子电路的设计,详细介绍了各部分的设计原理,最后对整
个电路进行整体测试。
二、方案设计
本文设计了一个电缆通断的检测电路,可对电缆芯线进行快速检测并指示
其通断,电路主要由时钟信号产生电路,计数电路,译码电路以及状态指示电
路组成,时钟信号产生电路由555
原创力文档

文档评论(0)