数字电子技术6.3 若干常用的时序逻辑电路(寄存器).ppt

数字电子技术6.3 若干常用的时序逻辑电路(寄存器).ppt

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术6.3 若干常用的时序逻辑电路(寄存器)

一、基本寄存器 二、集成寄存器74LS175 3.环形移位寄存器 * 6.3 若干常用的时序逻辑电路 6.3.1 寄存器和移位寄存器 在数字电路中,用来存放二进制数据或代码的电路称为寄存器,可对存放的数码移位的称为移位寄存器。 寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。 无论寄存器中原来的内容是什么,只要送数控制时钟脉冲CP上升沿到来,加在并行数据输入端的数据D0~D3,就立即被送入进寄存器中,即有: CP↑时,将D0~D3存入,与此前后的D无关,有异步置零功能 三、 移位寄存器 1、单向移位寄存器 并行输出 4位右移 移位寄存器 时钟方程: 驱动方程: 状态方程: Di CP 时序图(电压波形图) 单向移位寄存器具有以下主要特点: (1)单向移位寄存器中的数码,在CP脉冲操作下,可以依次右移(或左移)。 (2)n位单向移位寄存器可以寄存n位二进制代码。n个CP脉冲即可完成串行输入工作,此后可从Q0~Qn-1端获得并行的n位二进制数码,再用n个CP脉冲又可实现串行输出操作。 (3)若串行输入端状态为0,则n个CP脉冲后,寄存器便被清零。 2、双向移位寄存器 M=0时右移 M=1时左移 复位后,0在其中循环;若要实现1000 0100  0010  0001  1000循环 可修改反馈线 状态图 4.中规模集成移位寄存器74LS194A 模式选择端

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档