数码顺序循环显示控制器.doc.docVIP

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数码顺序循环显示控制器.doc

电子技术课程设计 ——数码顺序循环显示控制器 学院:电子信息工程学院 专业、班级:电气081502 姓名:李政 学号:200815010212 指导教师:闫晓梅 2010年12月 数码顺序循环显示控制器 设计任务与要求: 总体框图: 选择器件: 功能模块: 总体设计电路图: 实验体会与总结: 参考文献: 设计任务与要求: 设计一个数码顺序循环显示控制器,要求: 实现两位数码顺序显示功能: 两个数码管顺序显示以下四组数码字符:8、7:6、5:4、3:2、1。每组字符两个数码管从左到右顺序显示。 任意时刻只有一个数码管显示数字,且顺序显示结束时,用一开关控制右边的数码管显示并停在“1”。即顺序显示几组数码字符后应停在最后一个字符。 2、实现两位数码循环显示功能: 在实现第一项所要求的功能的基础上,实现四字数码字符的循环顺序显示。即两个数码管循环顺序显示“8、7:6、5:4、3:2、1”四组字符。要求用开关K1控制是否循环显示。 总体框图: 1、总体框图如下: ↓ ↓ ↓ 模块功能及设计思路: 秒脉冲信号发生器要求产生一定精度和幅度的矩形波信号,实现的方法很多,可以由非门和石英振荡器构成,可以由施密特触发器构成,由于施密特触发器较简单在这里我采用555电路构成。 计数器是由74LS192 构成的,74LS192是一个十进制的计数器,通过对其简单的改装,可以做成八进制的计数器,每来一个脉冲计数器就计一个数,从一到八,依次循环. 显示器在这里需要两个,一个用来显示奇数,另一个用来显示偶数,通过计数器分别接到两个计数器上,可以实现两个计数器交替工作,并且一个显示奇数一个显示偶数. 选择器件: 1,有实验所需的器件有:(1)74LS192(2)两个BCD-七段显示译码器 (3)555电路(4)一些非门和与非门,与门等. 2,器件说明: (1)74LS192功能说明: 74LS192是双时钟方式的十进制可逆计数器。 CPU为加计数时钟输入端, CPD为减计数时钟输入端。 LD为预置输入控制端,异步预置。 CR为复位输入端,高电平有效,异步清除。 CO为进位输出:1001状态后负脉冲输出, BO为借位输出:0000状态后负脉冲输出。 十进制可逆计数器74LS192引脚图管脚及功能表74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示: (a)引脚排列 (b) 逻辑符号图 74LS192的引脚排列及逻辑符图中:为置数端,为加计数端,为减计数端,为非同步进位输出端,为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为清除端,Q0、Q1、Q2、Q3为数据输出端。 74LS192功能表如下: 输入 输出 MR P3 P2 P1 P0 Q3 Q2 Q1 Q0 1 × × × × × × × 0 0 0 0 0 0 × × d c b a d c b a 0 1 1 × × × × 加计数 0 1 1 × × × × 减计数 VH是比较器C1的输入端,v12是比较器C2的输入端。C1和C2的参考电压VR1和VR2由VCC经三个五千欧电阻分压给出。在控制电压输入端VCO悬空时,VR1=2/3VCC,VR2=1/3VCC。如果VCO外接固定电压,则VR1=VCO,VR2=1/2VCO. RD是置零输入端。只要在RD端加上低电平,输出端v0便立即被置成低电平,不受其他输入端状态的影响。正常工作时必须使RD处于高电平。图中的数码1—8为器件引脚的编号。 555定时器是一种中规模集成电路,只要在外部配上适当阻容元件,就可以方便地构成脉冲产生和整形电路。 555集成定时器由五个部分组成: 1.RS触发器:由两个“与非”门组成 2.较器:C1、C2是两个电压比较器 3.压器:阻值均为5千欧的电阻串联起来构成分压器,为比较器C1和C2提供参考电压。 4.管开卷和输出缓冲器:晶体管VT构成开关,其状态受端控制。输出缓冲器就是接在输出端的反相器G3,其作用是提

文档评论(0)

wyjy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档