- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字信号处理的FPGA实现》读书笔记
《数字信号处理的FPGA实现》读书笔记
lt;数字信号处理的FPGA实现gt;
Verilog写状态机大概有这样几点要求:
1、组合逻辑完成状态转移的条件判断,时序逻辑完成状态机的状态转移。
2、组合逻辑和时序逻辑分别在两个不同的always块中完成,根据状态机状态通过译码逻辑产生的与状态机无关的逻辑部分不要放在专用的状态机always块中。
3、状态编码预先定义为parameter,状态较少的状态机推荐使用one-hot方式编码,以减小译码逻辑的复杂度,提高性能。
4、建议单独使用一个模块来描述状态机。
5、状态机应有一个default状态,在上电复位的时候作为初始状态。
6、注意状态机组合逻辑中的if...else语句,不要出现latch。
7、对于复杂状态机,最好采用状态机嵌套方式完成。
其实上面很多都是按照Synopsys LEDA的coding style的要求的,状态机的写法相对固定,因此很多Design entry的工具可以自动生成状态机代码,Xilinx也有工具支持直接由状态转移图输入完成状态机的编码。所以关键还是画好状态转移图,其他就相对简单了。
visual hdl+ISE+synplify Pro+modelsim!
1.设计输入
1)设计的行为或结构描述。
2)典型文本输入工具有UltraEdit-32和Editplus.exe.。
3)典型图形化输入工具-Mentor的Renoir。
4)我认为UltraEdit-32最佳。
2.代码调试
1)对设计输入的文件做代码调试,语法检查。
2)典型工具为Debussy。
3.前仿真
1)功能仿真
2)验证逻辑模型(没有使用时间延迟)。
3)典型工具有Mentor公司的ModelSim、Synopsys公司的VCS和VSS、Aldec公司的Active、Cadense公司的NC。
4)我认为做功能仿真Synopsys公司的VCS和VSS速度最快,并且调试器最好用,Mentor公司的ModelSim对于读写文件速度最快,波形窗口比较好用。
4.综合
1)把设计翻译成原始的目标工艺
2)最优化
3)合适的面积要求和性能要求
4)典型工具有Mentor公司的LeonardoSpectrum、Synopsys公司的DC、Synplicity公司的Synplify。
5)推荐初学者使用Mentor公司的LeonardoSpectrum,由于它在只作简单约束综合后的速度和面积最优,如果你对综合工具比较了解,可以使用Synplicity公司的Synplify。
5.布局和布线
1)映射设计到目标工艺里指定位置
2)指定的布线资源应被使用
3)由于PLD市场目前只剩下Altera,Xilinx,Lattice,Actel,QuickLogic,Atmel六家公司,其中前5家为专业PLD公司,并且前3家几乎占有了90%的市场份额,而我们一般使用Altera,Xilinx公司的PLD居多,所以典型布局和布线的工具为Altera公司的Quartus II和Maxplus II、Xilinx公司的ISE和Foudation。
4)Maxplus II和Foudation分别为Altera公司和Xilinx公司的第一代产品,所以布局布线一般使用Quartus II和ISE。
6.后仿真
1)时序仿真
2)验证设计一旦编程或配置将能在目标工艺里工作(使用时间延迟)。
3)所用工具同前仿真所用软件。
7.时序分析
4)一般借助布局布线工具自带的时序分析工具,也可以使用Synopsys公司的 PrimeTime软件和Mentor Graphics公司的Tau timing analysis软件。
8.验证合乎性能规范
1)验证合乎性能规范,如果不满足,回到第一步。
9.版图设计
1)验证版版图设计。
2)在板编程和测试器件。
FPGA to ASIC有很多问题都要重新考虑。
随便举几个例子:
1。时钟设计:FPGA一般使用全局时钟资源,严格避免使用门控时钟。而ASIC考虑到功耗等因素,应该建立时钟树结构。
2。RAM,FIFO等基本模块;FPGA设计一般用vendor提供的IP,认为vendor的IP的效率、稳定性、健壮性都很好。但是ASCI中除非你购买,一般是没有免费的RAM,FIFO等IP,自
您可能关注的文档
- [讲解]数字电路基础_D05-04A同步计数器.doc
- [讲解]边做边学——CorelDRAW X4图形设计案例教程教学大纲.doc
- [论文]201109考试批次《管理心理学》(大作业).doc
- [设计]《深圳发展银行成都分行2010年个贷客户经理考核办法(2010年,1.0版)》.doc
- [设计]人教版小学语文五年级下册第一单元单元教学计划.doc
- [试题]2000年美国NCCLS所建议的药敏试验药物选择规则.doc
- [试题]小学英语PEP单词总汇3-6年级.doc
- [说明]中国传统管理思想与现代企业管理.doc
- [说明]大纲中要求掌握的各类单词(按词性分.doc
- [课件资料]尺桡骨双骨折手法治疗.doc
- 《生理科学进展》鼻内窥镜下咽鼓管吹张治疗分泌性中耳炎的护理.doc
- 【2017年整理】(同步复习精讲辅导)北京市-学年九年级物理上册 知识点3 热机练习一(含详解)(新版)新人教版.doc
- 【2017年整理】15 金色的鱼钩.doc
- 【2017年整理】83.)ICU临床药师融入临床治疗团队实践经验2.doc
- 【2017年整理】人教版小学语文二年级上册31课教案.doc
- 【2017年整理】佳能复印机说明书1.doc
- 【2017年整理】八年级上册历史测试题及答案126.doc
- 【2017年整理】外科学考试重点整理打印版.doc
- 【2017年整理】学校体育卫生工作领导小组及职责.doc
- 【2017年整理】急性胰腺炎病人的护理查房.doc
最近下载
- (正版) GB 50367-2013 混凝土结构加固设计规范.docx VIP
- (2025春)人教版二年级数学上册全册教案.doc
- 小学课程表word模板可编辑a4纸打印.docx VIP
- 栽培小能手.ppt VIP
- 2025年CCAA国家注册审核员考试(认证通用基础)历年参考题库含答案详解(5卷).docx VIP
- 14.2+血管与心脏+第2课时(教学课件)生物苏科版2024八年级上册.pptx VIP
- MSDSFORsilicondioxide白碳黑英文安全技术说明书.pdf VIP
- 15J401 钢梯-标准图集.docx VIP
- 药剂学(第9版)ER 9-1 第九章液体制剂的单元操作(课件).pptx VIP
- 土地复垦方案编制规程通则.doc VIP
文档评论(0)