- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验讲义GK附录
附录 GW48 EDA 系统使用说明
第一节 GW48 教学实验系统原理与使用介绍
一、GW48 系统使用注意事项
a :闲置不用GW48 EDA 系统时,关闭电源,拔下电源插头!!!
b :EDA 软件安装方法可参见光盘中相应目录中的中文README.TXT ;详细使用方法可参阅本书
或《EDA 技术实用教程》、或《VHDL 实用教程》中的相关章节。
c :在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作。
d :换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它
接口都可带电插拔(当适配板上的 10 芯座处于左上角时,为正确位置)。
e :系统板上的空插座是为单片机AT89C2051 准备的,除非进行单片机与FPGA/CPLD 的接口实验和
开发,平时在此座上不允许插有任何器件,以免与系统上的其它电路发生冲突。单片机与系统的连接
情况可参阅以下的附图2-13。该单片机和相应的编程器需自备或另购。
f:对工作电源为5V 的CPLD (如1032E/1048C、95108 或7128S 等)下载时。最好将系统的电路“模
式”切换到“ b”,以便使工作电压尽可能接近5V。
g:GW48 详细使用方法可参见教学软件:EDA-VHDL 多媒体CAI.ppt
二、GW48 系统主板结构与使用方法
附图1-1A 和 1-1C 为GW48 型EDA 实
验开发系统的主板结构图,该系统的实验
电路结构是可控的。即可通过控制接口键
SW9,使之改变连接方式以适应不同的实
验需要。因而,从物理结构上看,实验板
的电路结构是固定的,但其内部的信息流
在主控器的控制下,电路结构将发生变
化。这种 “多任务重配置”设计方案的目
的有 3 个:1.适应更多的实验与开发项
目;2. 适应更多的PLD 公司的器件;3. 适
应更多的不同封装的FPGA 和CPLD 器件。
系统板面主要部件及其使用方法说明如
下(请参看相应的实验板板面和附图
1-1A/C)。
附图1-1B、GW48 系统目标板插座引脚信号图
以下是对 GW48 系统主板功能
块的注释,但请注意,有的功能块 附表1-1 在线编程坐各引脚与不同 PLD 公司器件编程下载接口说明
仅GW48-GK 系统存在: PLD 公司 LATTICE ALTERA/ATMEL XILINX VANTIS
编程座 IspLSI CPLD FPGA CPLD FPGA CPLD
(1) SW9 :按动该键能使实
引脚
验板产生 12 种不同的实验电路结 TCK (1) SCLK TCK DCLK TCK CCLK TCK
构。这些结构如第二节的13 张实 TDO (3) MODE CONF_DON TDO DONE TMS
TDO
验电路结构图所示。例如选择了 E
TMS (5) ISPEN TMS nCONFIG TMS /PROGRAM ENABLE
“NO.3 ”图,须按动系统板上的
nSTA (7) SDO nSTATUS TDO
SW9 键,直至数码管SWG9 显示“3”, TDI (9) SDI TDI DATA0 TDI DIN TDI
于是系统即进入了NO.3 图所示的 SEL0 GND VCC* VCC* GND GND VCC*
实验电路结构。 SEL1 GND V
文档评论(0)