简易频率特性测试仪电子竞赛.docVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简易频率特性测试仪电子竞赛

简易频率特性测试仪(E题) 一、系统方案 本系统主要由正交扫频信号源模块(DDS)、被测网络模块、乘法器模块、低通模块、显示模块、电源模块组成,最终通过液晶显示出幅频和相频曲线。 1.1 正交扫频信号源模块的论证与选择 方案一:使用FPGA编程,运用DDS原理产生系统所需波形信号源。此法成本低廉,但其性能受晶振频率精度限制较大,外部对应处理电路较为复杂。 方案二:采用锁相环(PLL)频率合成信号源,PLL频率合成器的输出频率可以按需要步进地变化,锁定后,其输出频率可以达到与参考频率同量级的频率精度和稳定度。但其电路连接较为复杂,频率调整麻烦。 方案三:使用集成DDS芯片AD9854模块实现扫频波形发生,操作简单,频率精度与范围都可达到较高,波形稳定度高。 综合以上三种方案,选择方案三。 1.2 控制系统的论证与选择 方案一:选用一片CPLD(如EPM7128LC84-15)作为系统的核心部件,实现控制与处理的功能。CPLD具有速度快、编程容易、资源丰富、开发周期短等优点,可利用VHDL语言进行编写开发。但CPLD在控制上较单片机有较大的劣势。同时,CPLD的处理速度非常快,那么对系统处理信息的要求也就不会太高,在这一点上,MCU就已经可以胜任了。? 方案二:采用MSP430F249单片机作为主控制器。MSP430F249是一个超低功耗,和其他F14x系列单片机相比较具有运算速度快,抗干扰能力强,内部自带ADC12模数转换模块,有6组I/O口,降低了系统软件设计的难度,电路设计简单、价格低廉。? 综合以上三种方案,选择方案三。 二、系统理论分析与计算 2.1 正交扫频信号源的分析 正交扫频信号源主要是由AD9854芯片构成的, AD9854数字合成器是高集成度的器件,它采用先进的DDS技术,片内整合了两路高速、高性能正交D/A转换器通过数字化编程可以输出I、Q两路合成信号。在高稳定度时钟的驱动下,AD9854将产生一高稳定的频率、相位、幅度可编程的正弦和余弦信号,作为本振用于通信,雷达等方面。AD9854的DDS核具有48位的频率分辨率(在300M系统时钟下,频率分辨率可达1uHZ),可进行频移键控(FSK),二元相移键控(BPSK),相移键控(PSK),脉冲调频(CHIRP),振幅调制(AM)操作,它含有正交的双通道12位D/A转换器,超高速比较器和3皮秒有效抖动偏差。 2.2 被测网络的计算 2.2.1 被测网络电路图 系统设计要求中的被测网络为一RLC串联谐振,如图1所示。 图1 串联谐振网络 2.2.2 被测网络的原理 被测网络是由R、L、C组成的串联谐振回路,而串联回路适合于信号源和负载串接,从而使信号电流有效的送给负载。它的作用有以下两点: (1)选频滤波:从输入信号中选出有用频率分量,抑制无用频率分量或噪声; (2)阻抗变换及匹配。 2.2.3被测网络的计算 被测网络RLC回路谐振时,回路的感抗与容抗相等,互相抵消,回路阻抗最小,且为纯阻。fo=20MHz,Q=4,根据其如下公式: 用multisim软件仿真,计算出电阻,电容及电感,我们采用的一组数据是:R=5欧姆,L=3300nH,C=20pF。 2.3低通滤波电路设计 低通滤波选用的是四阶巴特沃斯低通滤波器,截止频率设为250kHz,其具有通带最大平坦幅度特性,它由两级二阶有源低通滤波器串联而成,设计过程中直接用滤波器的软件来进行仿真,就可以直接得到低通滤波器的电路图及频域特性图。该电路利用OPA606KP精密运放的高阻抗、低偏置电流的特点组成四阶有源滤波器,该系统用低通滤波来滤掉二倍频的正弦波和余弦波,只让直流信号通过。 系统设计要求中的低通滤波为一四阶巴特沃斯低通滤波,如图2所示。 图2 低通滤波电路 三、电路与程序设计 3.1电路的设计 3.1.1系统总体框图 系统总体框图如图3所示。 图3 系统总体框图 此系统主要由DDS产生两路正交扫频信号,与被测网络相乘,低通后得到直流信号分量,再送给单片机内部AD进行采样计算,通过液晶显示测量数值及幅频相频曲线。 3.1.2正交扫频信号源的电路 1.正交扫频信号源为一DDS模块(使用AD9854芯片),如图4所示。 图3 正交扫频信号源电路 此DDS模块,最主要的是使用了AD9854芯片,此芯片的引脚图如图4所示。 图4 AD9854芯片引脚 AD9854芯片特征:有48个I/O口,内部时钟频率为300MHz,可进行频移键控(FSK),二元相移键控(BPSK),相移键控(PSK),脉冲调频(CHIRP),振幅调制(AM)操作,它有正交的双通道12位D/A转换器超高速比较器,3皮秒有效抖动偏差。 AD9854有5种可编程操作模式,此系统中,我们使用单信号模式(0

文档评论(0)

ctuorn0371 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档