浅析计数器电路设计2013.pptVIP

  • 4
  • 0
  • 约2.07千字
  • 约 17页
  • 2018-01-04 发布于湖北
  • 举报
浅析计数器电路设计2013

东南大学电工电子实验中心 东南大学电工电子实验中心 计数器电路设计 * 东南大学电工电子实验中心 * 内容提要 本次实验目的 本次实验内容及设计过程 实验注意事项 实验报告要求 * 东南大学电工电子实验中心 * 本次实验目的 学习时序逻辑电路的设计和调试方法 掌握集成计数器等中规模集成时序逻辑电路的使用方法 * 本次实验内容 设计简易数字钟 设计步进电动机脉冲电源电路 * 设计简易数字钟 —实验要求 设已有周期为1min和周期为1h的时钟脉冲,要求用74LS161设计数字电子钟,显示“分”(0~59)或“时”(0~23)。 1)连好电路 2)静态验证 将时钟脉冲接自单脉冲,验证“分”和“时”计数工作情况。 3)动态观察波形 将时钟脉冲接自连续脉冲,用示波器观察且记录“分”或“时”计数电路中的时钟脉冲及计数器各输出波形。 * 设计简易数字钟—74LS161芯片介绍 ↑ ↑ * 设计简易数字钟—74LS161设计任意进制计数器 同步置数方式设计模10计数器:   Q3 Q2 Q1 Q0 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 a 1 0 1 0 b 1 0 1 1 c 1 1 0 0 d 1 1 0

文档评论(0)

1亿VIP精品文档

相关文档