常用的组合逻辑电路.ppt

常用的组合逻辑电路

20.8 加法器 20.8.1 加法器 一、加法器的基本概念及工作原理 加法器——实现两个二进制数的加法运算 1.半加器: 只能进行本位加数、被加数的加法运算而不考虑低位进位。 列出半加器的真值表: 2.全加器: 能同时进行本位数和相邻低位的进位信号的加法运算。 由真值表直接写出逻辑表达式,再经代数法化简和转换得: 画出全加器的逻辑电路图: 20.9 编码器 20.8.2 二 – 十进制编码器 20.10 译码器和数字显示 CT74LS139型译码器 用译码器实现逻辑函数 例1: 试用译码器和门电路实现逻辑函数: 例3: 已知某组合逻辑电路的真值表,试用译码器和门电路设计该逻辑电路。 解:写出各输出的最小项表达式,再转换成与非—与非形式: 与非—与非形式: 20.10.2 二-十进制显示译码器 输 出 输 入 0 0 1 1 0 0 1 0 1 0 1 0 1 0 1 0 1 0 0 1 1 1 0 0 0 0

文档评论(0)

1亿VIP精品文档

相关文档