- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Imagine 流体系结构研究与评测0 介绍1 Imagine 流体系结构
发表在 2004 年全国体系结构年会
Imagine 流体系结构研究与评测1
2
文梅 伍楠 李礼 李海燕 张春元
国防科学技术大学计算机系 长沙 410073
摘 要 随着芯片上晶体管的数目日益增多,微处理器体系结构设计人员面临新的问题。如:运算单元的
芯片占有率低下、带宽成为瓶颈、功耗过高等等。流体系结构能较好的解决这些问题,已经成为国际上的
研究热点。本文以 Imagine 为原型介绍流体系结构,剖析流处理过程,并详细分析流体系结构的特点。最
后在 Imagine 模拟器上实现了 Reed-Solomon 解码,验证了该体系结构的先进性,对扩展其应用领域做出了
有效的尝试。
关键词 Imagine ,流体系结构,Reed-Solomon 解码,DSP ,评测
Research and Evaluation of Imagine Stream Architecture
Wen Mei, Wu Nan, Li Li, Li Haiyan, Zhang Chunyuan
Computer School , National University of Defense Technology ,Changsha, Hunan,410073
Abstract In state-of-the-art IC technology, too billions of transistors can be integrated on a single chip .Thus
micro architecture designers have to meet some new problems .For example, only few percent of the die area is
devoted to the ALUs and their register files, bandwidth is becoming bottlenecks and power consumption is high
etc. These problems can be solved on Stream Architecture in a certain extent. This paper takes Imagine as an
prototype, introducing the stream architecture, explaining its working steps and analyzing the characters of stream
architecture. Finally, this work examines an efficient streaming implementation of the Reed-Solomon decoding on
the Imagine platform.
key words Imagine ,Stream architecture ,Reed-Solomon decoding ,DSP ,evaluation
architecture )是一种新型的体系结构,其原
0 介绍 型芯片Imagine于2002年4月投片成功。本文
以Imagine为原型,分体系结构、流处理过
在摩尔定律的作用下,芯片上可集成的 程详细剖析Imagine流体系结构,并以
晶体管数目飞速增长(在不久的将来有望突 Reed-Solomon解码这一具体应用检测了
破10亿只晶体管),计算成本相对越来越廉 Imagine 的性能,得到理想的结果。
价。在现有的0.15μm CMOS工艺下,一个32
位整数加法器占用的芯片面积小于0.05
文档评论(0)