CMOS两级运算放大器+设计与HSP+l+CE仿真.pdfVIP

CMOS两级运算放大器+设计与HSP+l+CE仿真.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CMOS两级运算放大器设计与HSPlCE仿真

第28卷 第 12期 湖南科技学院学报 Vo1.28No.j2 2007年 j2月 JournalofHunanUniversityofScienceandEngineering Dec.2007 CMOS两级运算放大器设计与HSPlCE仿真 何红松 (湖南科技学院 电子工程与物理系,湖南 永州 425100) 摘 要:本文根据运算放大器的设计要求(单位增益带宽、相位裕量、输入等效噪声、功耗等),选择 电路结构,详细分 析了CMOS运算放大器的所有性能参数,使用Levelone模型进行手工计算,设计出器件的几何尺寸,最后通过 Hspice仿 真软件给 出了性能指标的仿真结果。 关键词:CMOS;运算放大器;密勒补偿;Hspice 中图分类号:059 文献标识码:A 文章编号:1673-2219(2007)12-0028—03 1 引 言 提供高增益,可以牺牲摆幅,第二级弥补摆幅。同时进一步 两级运放可以同时实现较高增益和较大输出摆幅…,其 增大增益。 设计思路是将增益和摆幅要求分别处理 ,而不是在同一级中 表 j设计指标 兼顾增益与摆幅。即运用第一级放大器得到高增益,可以牺 负载电容 3pF 牲摆幅,第二级放大器主要实现大输出摆幅。以补偿第一级 共模输入 电压 固定在 (VDD+VSS)/2 牺牲的摆幅,并进一步提升增益,从而克服了单级运放增益 输 出动态范围 0【.1(VDD—vss),0.9(VDD—vss)】 与摆幅之间的矛盾,同时实现高增益和大摆幅。因此,利用 静态功耗 2mW 两级放大器结构设计放大器的思想在通用运放的设计中被 开环直流增益 ≥80dB 广泛采用。本文详细介绍了一个 CMOS两级运算放大器的 单位增益带宽 Maximize 设计过程。 相位裕量 ≥60degree 转换速率 ≥3OV/uS 2 电路与设计指标 共模抑唯4比 ≥60dB 负电源抑带4比 ≥80dB 设计指标如表 l所示。基于这些指标选择了如图 l示的 电路结构2【l。该运放主体结构为两个单级放大器 :差分输入 等效输入噪声 ≤300nV/√瓦 @1Khz 级和共源增益级,辅助电路为偏置电路和频率补偿电路。差 分输入级采用 PMOS输入对管,NMOS电流镜负载;共源 级采用NMOS放大管,PMOS负载管;由六个MOS管和一 个电阻构成的电流源为两级放大电路提供偏置,另外还为频 率补偿MOS管提供偏压;一个NMOS管和一个电容构成频 率补偿电路,连接在共源级的输入输出之间作为密勒补偿。 该运放的工作原理 :信号由差分对管两端输入,差模电 压被转化为差模 电流,差模电流作用在电流镜负载上又转化 成差模电压,信号电压被第一次放大后被转化为单端输出, 随即进入共源级再一次被放大后从漏端输出。电路特点是通 过两级结构可以同时满足增益和输出摆幅的要求,即第一级 图 1CMOS两级运算放大器 3 电路几何参数设计 收稿 日期:2007—06—11

文档评论(0)

zijingling + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档