- 1、本文档共153页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
高等计算机体系结构 (Advanced Computer Architecture)
第五讲 高速缓冲存储器
(Cache)
李险峰
(lixianfeng@pkusz.edu.cn )
北京大学 信息工程学
本节纲要
背景与概念 “存储墙”问题
Cache概念与原理
命中与缺失
设计优化与评测
数据回写策略
软件访存优化
2
DRAM性能指标(延迟)
3
DRAM性能指标(带宽)
4
“存储墙”问题
Processor-Memory
Performance Gap
Growing
5
本节纲要
背景与概念 “存储墙”问题
Cache概念与原理
命中与缺失
设计优化与评测
数据回写策略
软件访存优化
6
Cache :高速缓冲存储器
Cache: a safe place for hiding or storing things
计算机中的cache
−泛指位于CPU和内存 (main memory )之间的存储层次
−缓存一部分来自于主存储器的数据或指令,其容量小于
主存储器,但访问速度快于主存储器
−通常与处理器处于同一芯片内(on-chip cache ),但也
可独立于处理器(off-chip cache )
−以SRAM作为存储介质,其单位面积和成本高于DRAM
7
SRAM技术
2M x 16bit SRAM :2维结构
−n: 15
−k: 6
−m: 4
wordlines bitline conditioning
bitlines
row decoder
memory cells:
2n-k rows x
文档评论(0)