数字电子技术chp4-5.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术chp4-5

4.4 组合逻辑电路中的竞争-冒险现象 4.4.1 竞争-冒险现象及成因 一、什么是“竞争”   我们把门电路两个输入信号同时向相反的逻辑电平跳变(一个从1变为0,另一个从0变为1)的现象叫做竞争。 二、由于竞争而在电路输出端可                 能产生尖峰脉冲的现象就 叫作“竞争—冒险”。 。 4.4.3 消除竞争-冒险现象的方法 一、接入滤波电容 尖峰脉冲很窄,用很小的电容就可将尖峰削弱到 VTH 以下。 二、引入选通脉冲 取选通脉冲作用时间,在电路达到稳定之后,P的高电平期的输出信号不会出现尖峰。 三、修改逻辑设计 例: 4.5 用multisim分析组合逻辑电路 例:用mulitisim分析逻辑电路.找出电路的逻辑函数式和逻辑真值表。 本章小结 本章基本要求: 1. 掌握组合逻辑电路的特点。 2. 掌握组合电路的分析方法和设计方法(包括使用SSI和MSI进行设计的方法)。 3. 理解常用组合逻辑电路,即编码器、译码器、数据选择器、加法器及数值比较器的基本概念、工作原理及应用。 4. 了解组合电路产生竞争与冒险现象、产生原因及消除方法。 中小规模集成块其输入输出(各引脚)之间的逻辑个关系,集中反映在功能表上。避开其内部复杂的逻辑结构通过反映外部特性(输入输出关系)的功能表,掌握集成块的应用是每一个电子技术人员必须要跨越的一个坎。 分类 按逻辑功能分类: 逻辑功能 ( logic function) 是指触发器状态随输入信号变化的规律。 SR 触发器 ( S-R flip-flop ) JK 触发器 ( J-K flip-flop ) T 触发器 ( T flip-flop ) T′ 触发器 ( T flip-flop ) D 触发器 ( D flip-flop ) 5.2 SR锁存器(基本SR触发器) 一、电路结构与工作原理 二、动作特点 例: 5.3 电平触发的触发器(同步S-R触发器) 一、电路结构与工作原理 二、动作特点 D触发器 高教出版社 《数字电子技术基础》第五版 第四章 组合逻辑电路 Combinational Logic Circuit 本次课主要内容 组合逻辑电路中的竞争-冒险现象 *用multisim分析组合逻辑电路 触发器概述 * 4.4.2 检查竞争冒险现象的方法 在输入变量每次只有一个改变状态的简单情况下,可以通过逻辑函数式判断组合逻辑电路中是否有竞争—冒险存在。 如果输出端门电路的两个输入信号A和 是输入变量A经过两个不同的传输途径而来的(如图4.4.3所示),那么当输入变量A的状态发生突变时输出端便有可能产生尖峰脉冲。因此,只要输出端的逻辑函数在一定条件下能简化成  或  则可判定存在竞争—冒险。 例4.4.1 试判断图4.4.4中的两个电路中是否存在竞争—冒险。已知任何瞬间输入变量只可能有—个改变状态。 检查竞争—冒险现象的三种方法 1. 利用逻辑函数式。 2. 计算机辅助分析。 3. 实验检验。 应用举例 一、故障报警器 二、请用二个半加器及一个或门构成一位全加器。 解: 第五章 触发器 (flip-flop) 本次课主要内容 概述 SR锁存器 电平触发的触发器 脉冲触发的触发器 边沿触发的触发器 5.1 概述 定义: 能够存储1位二值信号的基本单元电路称为触发器(flip-flop)。 特点: 具有两个能自行保持的稳定状态 状态0,表示存储数据“0”。 状态1,表示存储数据“1”。 根据不同的输入信号可以置成1或0状态。 分类 按电路结构分类: 基本SR 触发器(SR锁存器) — S-R latch 同步SR触发器 — Gated S-R latch 主从结构触发器 — Master-slave flip-flop CMOS边沿触发器— Edge-triggered flip-flop …… 分类 按触发方式分类: 电平触发 脉冲触发 边沿触发 分类 按存储数据的原理不同: 静态触发器 ( static flip-flops,利用电路状态的自锁存储数据 ) 动态触发器 ( dynamic flip-flop, 利用MOS管栅极输入电容上存储电荷来存储数据) 1 1 0 0 0① 1 1 1 0① 0 1 1 0 1 1 0 0 0 1 0 1 1 0 1 1 0 0 1 0 0 0 0 ① S-R锁存器的

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档