- 2
- 0
- 约7.26千字
- 约 9页
- 2018-01-14 发布于江西
- 举报
CPLD采用高速USB通信
基于CPLD的串并转换和高速USB通信设计
摘要:CPLD可编程技术具有功能集成度高、设计灵活、开发周期短、成本低等特点。介绍基于ATMEL 公司的CPLD芯片ATF1508AS设计的串并转换和高速USB及其在高速高精度数据采集系统中的应用。
可编程逻辑器件(PLD)是20世纪70年代在ASIC设计的基础上发展起来的一种划时代的新型逻辑器件。自PLD器件问世以来,制造工艺上采用TTL、CMOS、ECL及静态RAM技术,器件类型有PROM、EPROM、E2PROM、FPLA、PAL、GAL、PML及LCA等。PLD在性能和规模上的发展,主要依赖于制造工艺的不断改进,高密度PLD是VLSI集成工艺高度发展的产物。80年代末,美国ALTERA和XILINX公司采用 EECMOS工艺,分别推出大规模和超大规模的复杂可编程逻辑器件(CPLD)和现场可编程逻辑门阵列器件(FPGA)。这种芯片在达到高集成度的同时,所具有的应用灵活性和多组态功能是以往的LSI/VLSI电路无法比拟的。自从跨入90年代以来,可编程逻辑器件CPLD/FPGA得到了飞速发展,向高集成度、高速度和低价位方向不断迈进;不仅具有电擦除特性,而且出现了边缘扫描及在线编程等高级特性;其应用领域不断扩大,可用于状态机、同步、译码、解码、计数、总线接口、串并转换等很多方面,而且在信号处理领域的应用也活跃起来。使用CPLD可以提高
您可能关注的文档
最近下载
- 酒泉市矿产品采选加工企业尾矿库名录.doc VIP
- 20CJ70-3 耐腐蚀压型金属板建筑建筑构造-欧玛覆膜板 参考图集.docx
- 一种砷滤饼的处理方法.pdf VIP
- 【估算造价指标】东莞市政府投资项目估算造价指标(印刷版)20200616.pdf VIP
- 年产10万吨聚乳酸生产工艺设计.docx VIP
- 国有企业出借资金管理办法.docx VIP
- DB65T8035-2025 岩土工程勘察标准.pdf
- 学前教育学模拟试题二及答案.docx
- 2025年天津市政务服务中心(综合窗口)人员招聘笔试备考试题及答案解析.docx VIP
- 广东省深圳市福田区2026年中考历史一模试卷含答案.pptx VIP
原创力文档

文档评论(0)