- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MAXplusⅡ界面操作VHDL输入练习
实验六 MAX+plusⅡ界面操作 VHDL输入练习
实验目的
熟练掌握MAX+plusⅡ的界面和基本操作步骤。
掌握VHDL输入的设计流程。
实验内容
进一步熟悉MAX+plusⅡ的界面,练习软件的基本操作方法。
通过基本门电路、3-8译码器、选择器、半加器等设计,学习VHDL输入设计的全过程。
实验步骤
建立新项目,确定工程文件名。File/Project/Name…
指定器件Assign/Device…
建立新的输入文件:File/New…,选择输入方式。
设计程序输入。
编译。MAX+plusⅡ/Compiler…或File/Project/Save&Compiler…
引脚分配MAX+plusⅡ/Floorplan Editor…
功能仿真
创建波形文件File/New… (.scf)
设置时间File/End time… ,设置网格间距Options/Grid size…
调输入/输出点 Node/Enter Nodes from SNF…或窗口右击。
给输入赋值,波形编辑。
仿真MAX+plusⅡ/simulator…
实验箱连线,打开电源。
下载MAX+plusⅡ/programmer…,观察结果。
创建功能模块File/Create Default Symbol…
基本门电路
图1-1 基本门电路程序
图1-2 基本门电路波形仿真
图1-3 基本门电路引脚分配
图1-4 基本门电路下载
(二)3-8译码电路
图2-1 3-8译码器电路程序
图2-2 3-8译码器电路时序图
图2-3 3-8译码器电路引脚分配
选择器
图3-1 选择器程序
图3-2 选择器时序
图3-3 选择器引脚分配
四、实验结论
文档评论(0)