数字秒表源程序.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字秒表源程序

一、实验目的:???? 秒表的逻辑结构比较简单,它主要由、显示译码器、分频器、十进制计数器、报警器和六进制计数器组成。在整个秒表中最关键是如何获得一个精确的100Hz计时脉冲,除此之外,整个秒表还需要一个启动信号和一个归零信号,以便能够随时启动及停止。秒表有六个输出显示,分别为百分之一秒,十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之对应,6个个计数器全为BCD码输出,这样便于同时显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。二、结构组成:??? 1、四个十进制计数器:用来分别对百分之一秒、十分之秒、秒和分进行计数;??? 2、两个6进制计数器:用来分别对十秒何时分进行计数;??? 3、分频率器:用来产生100Hz的计数脉冲;??? 4、显示译码器:完成对显示译码的控制。三、硬件要求:??? 1、主芯片EP1K100QC208—3;??? 2、6位八段扫描共阴极数码显示管;??? 3、二个按键开关(归零,启动)。四、实验内容及步骤:??? 1、根据电路特点,将此设计电路分成若干模块,规定每个模块的功能和各个模块之间的接口,然后再将各个模块和起来联试。??? 2、了解软件各元件管理层次含义,以及模块元件之间的连接概念,对不同目录下的统一设计如何融合。??? 3、适配划分前后的仿真内容有何不同概念,仿真信号对象有何不同。??? 4、安适配划分的管脚定位,同相关功能块元件之间的连接概念。??? 5、所有模块用VHDL语言描述。五、实验源代码如下:1.分频器代码:将2.5MHz脉冲变成100Hzlibrary ieee;use ieee.std_logic_1164.all;entity div is????? port(clr,clk: in bit;q: buffer bit);end div;architecture a of div is?? signal counter:integer range 0 to 12499;begin??? process(clr,clk)????? begin?????? if (clk=1 and clkevent) then?????????????? if clr=1 then??????????? counter=0;???????? elsif counter=12499 then??????????? counter=0;??????????? q= not q;???????? else??????????? counter=counter+1;???????? end if;?????? end if;???? end process;end a;2.十进制计数器代码:原理为加法计数器,计数十时由cout进位library ieee; use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity count10 is??? port(clr,start,clk: in bit;???????? cout: out bit;???????? daout: out std_logic_vector(3 downto 0));end count10;architecture a of count10 is??? signal temp:std_logic_vector(3 downto 0);begin???? process(clk,clr)???? begin??????? if clr=1 then ?????????????? temp=0000;?????????????? cout=0; ??????? elsif (clkevent and clk=1) then?????????????? if start=1 then ???????????????? if temp=1001 then ??????????????????? temp=0000;??????????????????? cout=1; ???????????????? else ??????????????????? temp=temp+1;????????????????????? cout=0; ???????????????? end if; ?????????????? end if; ??????? end if; ???? daout=temp;???? end process;end a;3.六进制计数器代码:原理为加法计数器,计数六时由cout进位。libraryieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;en

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档