网站大量收购闲置独家精品文档,联系QQ:2885784924

数字逻辑电路课件课件 w6.3寄存器().ppt

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑电路课件课件 w6.3寄存器()

* * * 6.3 集成寄存器 寄存器是能暂时存放二进制代码的时序电路。在数字系统中常用寄存器暂存数据中间运行结果和指令。 按寄存器的功能特点,可将其分为两大类,数码寄存器和移位寄存器。 数码寄存器可以暂存一组二进制代码,在时钟脉冲的作用下,可以实现并行的数据接收,存储和传送。如果在寄存器的输出端增加一组缓冲器(如一组三态门)就可使其成为锁存器。常用的集成数码寄存器有74LS175, 74LS373等。 移位寄存器除了具有存储功能之外,还可以在时钟脉冲的作用下,对数据实现左移或右移功能,在数字系统中有着广泛的应用。常用的集成移位寄存器有74LS164, 74LS194等。 CP D3 D0 D1 D2 D C R D C R D C R D C R 1 1 Q0 Q1 Q2 Q3 74LS175的逻辑图 保 持 0 D3 0 D2 0 D1 0 D0 × D3 × × D2 × × D1 × × D0 × × ↑ 0 0 1 1 Q3 Q2 Q1 Q0 D3 D2 D1 D0 CP 74LS175功能表 6.3.1 数码寄存器 一.数码寄存器74LS175 二.数码锁存器74LS373 8Q 1Q 2Q 3Q 4Q 5Q 6Q 7Q C D C D C D C D C D C D C D C D 1 1 1D 2D 3D 4D 5D 6D 7D 8D CP 74LS373的逻辑图 △ EN 1 △ EN 1 △ EN 1 △ EN 1 △ EN 1 △ EN 1 △ EN 1 △ EN 1 高阻 1D~8D 保持 ×~× 1D~8D ×~× × ↑ 0 1 0 0 1Q~8Q 1D~8D CP 74LS373功能表 6.3.2 移位寄存器 一.单向移位寄存器74LS164 Q1 Q2 Q7 DS1 DS2 D R C D R C D R C D R C 1 1 CP Q0 Q Q Q Q 74LS164的逻辑图 Q6 Q6 … … Q2 Q2 Q1 Q1 Q0 Q0 0 0 × 0 0 × ↑ ↑ 1 1 0 Q7 Q6 Q6 … … … … 0 Q3 Q2 Q2 0 Q2 Q1 Q1 0 Q1 Q0 Q0 0 Q0 DS2 DS1 × × × 1 × × 1 × × 0 ↑ ↑ 0 1 1 1 Q7 … Q3 Q2 Q1 Q0 DS2 DS1 CP 75LS164功能表 二.双向移位寄存器74LS194 DR MA MB D C R Q0 D C R Q1 D C R Q2 D C R Q3 ≥1 ≥1 ≥1 ≥1 ≥1 ≥1 D1 D0 D2 D3 DL CP 保 持 × × × × × × 0 0 × 1 d3 Q2 dL d2 Q1 Q3 d1 Q0 Q2 d0 dR Q1 × × dL d3 × × d2 × × d1 × × d0 × × × dR × 1 1 0 1 0 1 ↑ ↑ ↑ 1 1 1 保 持 × × × × × × × × 0 1 0 0 0 0 × × × × × × × × × 0 Q3 Q2 Q1 Q0 DL D3 D2 D1 D0 DR MA MB CP 74LS194功能表 并行数据输入 DR D0 D1 D2 D3 DL MA CP MB Q0 Q1 Q2 Q3 74LS194 DR D0 D1 D2 D3 DL MA CP MB Q0 Q1 Q2 Q3 74LS194 右 移 串行输入 MA MB 左 移 串行输入 CP 并行数据输出 由两片74LS194连成的8位双向移位寄存器 集成移位寄存器的应用 1) 实现数据的串—并转换 在数字系统中,信息的传播通常是串行的,而处理和加工往往是并行的,因此经常要进行输入、输出的串、并转换。 七位串入—并出转换电路 七位串入—并出状态表 七位并入—串出转换电路 七位并入—串出状态表 2) 构成移位型计数器 移位型计数器一般框图 移位型计数器的状态变化顺序必须符合移位的规律,即 ① 环型计数器。 四位环型计数器 (a

文档评论(0)

xcs88858 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档