- 1、本文档共17页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
天津大学仁爱学院
数字电子钟
《数字电子钟课程设计》
辅导老师:
班级:电子科学与技术 2 班
姓名:涂燕群
学号:6008202309
课程设计实验报告
2010年9月15日
目录
前言……………………………………………………………………...3
课程设计的目的………………………………………………………...3
课程设计描述和要求…………………………………………………...3
4. 课程设计报告内容………………………………………………………3
4.1设计原理…………………………………………………………………4
4.2设计原理总体方框图………………………………………………4
4.3单元电路设计……………………………………………………………4
4.3.1 555震荡电路………………………………………………………….4
4.3.2计数器……………………………………………………………….. . 5
4.3.3分频电路………………………………………………………………6
4.3.4 校准电路 .…………………………………………………………….6
4.3.5整点报时电路…………………………………………………….….. . .8
4.4整体电路图………………………………………………………………..9
5.所用芯片及规格…………………………………………………………….9
6.系统的调试及应注意的问题……………………………………………… 10
7.心得体会…………………………………………………………………….11
附:芯片资料………………………………………………………………. .13
1 前言
数字钟是一种用数字电路技术实现时,分,秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。从有利于学习的角度考虑,这里主要介绍以中小规模集成电路设计数字钟的方法。经过了数字电路设计这门课程的系统学习,特别经过了关于组合逻辑电路与时序逻辑电路部分的学习,我们已经具备了设计小规模集成电路的能力,借由本次设计的机会,充分将所学的知识运用到实际中去。本次课程设计要求设计一个数字钟,基本要求为数字钟的时间周期为24小时,数字钟显示时,分,秒,数字钟的时间基准一秒对应现实生活钟的时钟的一秒。供扩展的方面涉及到整点自动报时,因此,研究数字钟及扩大其应用,有着非常现实的意义。
2课程设计的目的
掌握数字钟的设计,组装与调试方法。
熟悉集成元器件的选择和集成电路芯片的逻辑功能和使用方法。
掌握面包板结构及其接线方法。
熟悉仿真软件的使用。
3课程设计描述和要求
设计一个数字电子钟,具体要求如下:
电子钟以一昼夜24小时为一个计数周期。
能够显示“时”(0~23),“分”(0~59),“秒”(0~59)。
具有整点报时的功能并且是报时五次,间隔一秒,鸣叫一秒,前四次为低音,频率为500Hz,最后一次为高频,频率为1000Hz。
4课程设计报告内容
4.1设计原理
数字式计时器一般由振荡电路,分频器,计数器,译码器,显示器及校准电路,整点报时电路组成。
其工作原理为:秒信号送入分频器产生1Hz的频率送到校准电路,再送到计数器进行计数,把累积的结果以‘时’,‘分’,‘秒’的数字显示出来,然后由秒脉冲送到报时电路实现报时。
4.2设计原理总体方框图
4.3单元电路设计
4.3.1 555振荡电路
(1)可产生精确的时间延迟和振荡,内有3个5KΩ的电阻分压器,故称555。
(2)电源电压电流范围宽,双极型:5~16V,CMOS:3~18V。
(3)可以提供TTL及CMOS数字电路兼容的接口电平。
(4)可输出一定的功率,可驱动微电机、指示器、扬声器等。
(5)应用:脉冲波形的产生与交换、仪器与仪表、测量与控制、家用电子玩具等领域。
(6)TTL单项定时器型号的最后3位数字的555,双定时器的为556;CMOS单项定时器的最后4位为7555,双定时器为7556,。他们的功能和外部引排列完全相同。
使用NE555多谐振荡器来产生1000Hz的信号。通过改变相应的电阻电容值可使频率微调,电路的振荡周期为T=0.7(R4+R5)C1。
4.3.2 计数器
时间计数器电路由秒个位和秒十位计数器,分个位和分时位计数器及时个位计数器和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分时位计数器为60进制计数器,而根据设计要求,十个位和十位计数器为24进制
文档评论(0)