电子技术复习5302461.ppt

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子技术复习5302461

LOGO YOUR SITE HERE 电子技术复习 20.1 数制转换 十进制 =》 二进制: 整数与小数部分分开,分别进行: 整数部分:除2取余法 小数部分:乘2取整法 二进制 =》 十六进制或八进制: 以小数点为界,向左向右四(三)位一组, 最高位最低位不足四位补0, 按四(三)位一组转换为十六进制(八进制)数。 十进制 =》 8421BCD码: 例:(19.25)10=( )2=( )16=( )8 =( )8421BCD P227 练习与思考 题20.1.1, 20.1.2, 20.1,3 20.2 基本门电路 P234 练习与思考 题20.2.4, 20.2.5 YOUR SITE HERE 电子技术复习 20.3~4 TTL和CMOS门电路 (TTL即晶体管-晶体管逻辑(电路),CMOS即互补金属氧化物半导体的英文缩写),其中74LS系列是TTL电路的代表,4000系列,74HC系列是CMOS电路的代表。各自应用的主要特点:电源电压:74LS系列:5V,4000系列:3~18V,74HC系列:2-6V。4000系列速度较慢,74LS和74HC速度较快;CMOS电路输入阻抗极高(未使用的输入端不能悬空),而带负载能力较弱,逻辑摆幅大,功耗很小。TTL电路驱动电流较大,输入端悬空相当于接高电平。 OC/OD门和TSL三态门 普通逻辑门电路的输出级具备“推拉式”结构,故其输出端不可直接相连。但三态门和OC门具有特殊的输出级结构(参考P239~P242),所以OC门可以直接接负载,可以“线与”,三态门可用于向总线上发送信息,以及双向传输线等。(符号,应用特点) 例:写出F1和F2的逻辑表达式 YOUR SITE HERE 电子技术复习 逻辑门电路的多余输入端处理(P248,P242 20.3,1) TTL门电路中的或门和或非门的多余输入端应该接 。 TTL门电路中的与门和与非门的多余输入端应该接 。 TTL门电路中的悬空输入端相当于接 。 CMOS门电路中的输入端悬空是否允许? 20.5逻辑代数 最简与或表达式的概念:与或表达式的加号(乘积项的个数)最少,每个乘积项的因子数最少。 摩根定理的应用 写出逻辑函数 的最简与或表达式Y= 。 卡诺图法:1、填写 2、画圈 3、写表达式 用卡诺图法求下列逻辑函数的最简与或表达式 YOUR SITE HERE 电子技术复习 20.6 组合逻辑电路的分析与设计 分析:从逻辑图=》逐级写逻辑表达式=》化简或变换=》 填写真值表=》分析逻辑功能 P259例20.6.1, 20.6.23, P287~289:20.6.1 ;20.6.4, 20.6.5, 20.6.6,20.6.7 设计:从逻辑要求的文字描述=》列真值表=》写逻辑式=》 化简或变换=》画逻辑图 例 设计一个组合电路,比较两个2位二进制数A(A1A0)、 B(B1B0)的大小, 如A大于B, 则输出G =1。 填写逻辑函数的真值表;2. 写出与或表达式并化简; 3. 用与非门画出逻辑图 (可输入反变量) 。 例 某股份公司有A、B、C、D四位股东,各人的持股比例依次为A:24%, B:20%, C:29%, D:27% 。当决定公司重大事项时,由股东投票表决:若投票赞成 (赞成为1,不赞成为0)者持股份额之和大于50%,则事项Y通过(通过为1, 不通过为0)。请设计一个表决电路:1. 填写该逻辑函数的真值表; 2. 写出其与或表达式并化简;3. 用与非门画出逻辑图 。 YOUR SITE HERE 电子技术复习 20.7~10 中规模逻辑电路的应用 P275 例20.9.2 P296:20.9.3,20.10.1,20.10.3 4选1MUX即4选1数据选择器。其电路如左下图所示,输出的逻辑表达式为F= 。 假设某专业有120位学生,如用二进制编码器对每位学生进行编码,则编码器输出至少需要( )位二进制数。 地址译码器电路如右下图所示,当输入地址变量A7~A0的状态为 ( )(用二进制表示),即( )(用十六进制表示)时,输出Y6低电平(被译中)。 YOUR S

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档