40G SDH(STM-256)光纤通信设备与系统关键ASIC开发.pdf

40G SDH(STM-256)光纤通信设备与系统关键ASIC开发.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
40G SDH(STM-256)光纤通信设备与系统关键ASIC开发

摘 要 SDH 论文撒告了博二f=后期fl:lf进行的两方面研究一‘[作:一、40G (STM一256)光纤通信设备与系统关键ASIC开发;二、高强度加密引 擎研究。第一方面的工作属于通信专用集成电路开发领域,研究任务 SDH 来源于两项圈家任务:国家“十五”科技攻关计划课题“40G 课题经费360万7E)。第二方面的工作属于信息安全领域,研究任务来 源于信息产业部信息产业科研试制(民品)计划项目“高性能密码芯 经费】00万元)。 论文重点介绍第一方面的工作,即数字交叉连接芯片(宽带电路 交换核心芯片)的设计-刀:发工作。两项国家任务要求丌发出可实现64 换,采用多级结构可以支持超过】0Tbit/s容量的交换。芯片采用时间. 空间.时间(Time—Space.Time 无阻塞交换(含sOH生成)。芯片需要实现2.5GSDH信号到VC3/VC4 的解复用和64路2.5GSDH信号的复用。论文的第二到第五章详细介 绍了芯片的功能定义、指标确定,:笆=片的总体方案设计和成帧器、指 针解释性能监测两个具体电路模块的设计实现。 论文的第二章根据40G SDH(STM一256)光纤通信设备与系统的 总体方案,制订了目标芯片的技术规范,重点确定了系统中芯片与外 围电路的功能、电路接口。首先对40GSDH(STM一256)光纤通信设 备与系统的总体方案的选择与优化进行了介绍;其次根据系统设备的 需求定义了j占片的功能,确定了芯片与外围电路的电路和时序接口; 晟后根据设备的总体要求制订了芯片的性能指标。这些都是芯片设计 的基础性关键工作。 论文的第三章进行了数字交叉连接芯片的总体方案漫计。首先。 明确了数字交叉连接芯片的设计目标;其次,讨论了芯片的研制方法、 技术路线和设计流程;然后,按照芯片的功能特点采用自顶向下的设 计方法进行了芯片的逻辑结构设计并合理安排了芯片的寄存器结构; 最后。讨论了T-S.T三级交换的实现方案。 第四章和第五章介绍了本人完成的两个具体电路模块的设计工 作。第四章讨论了发送链路成帧(TSEC)电路的设计实现。第五章讨 论了指针解释和性能监测(PIPM)电路的设计实现。TSEC电路转换 内部的数掘到串行发送格式,并对数据流进行SONET/SDH扰码操作。 列(PRBS)数据。PIPM包含一个简化的指针解释器,该解释器指明 级联的sONET/SDH净荷中的J1字节的位置及后续的指针调整事件。 下的设计方法,四、五两章分别讨论了两个电路模块的设计目标确定、 详细方案设计、电路设计与实现、仿真与验证等问题。 论文的第六、七两章报告了博士后研究期问第二方面的工作,即 在高性能力u解密芯片的研究丌发。论文讨论了公钥密码体制中两种最 重要的加密算法一一RsA算法和ECC算法的实现问题。提出了以加密 协处理器来实现加解密中最核心运算的思想。第六章讨论了基于OF(2”) 的ECC协处理器芯片的设计与实现。第七章对实现RSA算法和整数 域上的ECC算法的核心部件长整数运算器的体系结构进行了研究。 Field(GF)2”有限域上椭圆曲线密码 第六章讨沦了定义在Galois 算法的基础上提取了最基本和关键的运算,并提出了通过协处理器来 完成关键运算步骤,主处理器完成其它运算的ECC加/解密实现方案。 其次,进行了协处理器芯片体系结构设计,在综合考虑面积、速度、 功耗的基础上选择了全串行方案来实现GF(2“)域上的乘和加运算。 然后,讨论了加密协处理器芯片的电路设计和仿真、验证问题。最后 讨论了芯片的物理设计并给出了样片的测试结果。 RSA算法和整数域上的ECC算法的关键步骤就是长整数域上的模 乘运算,论文的第七章讨论了长整数模运算器的体系结构问题。首先 以RSA算法为例分析了加解密中对长整数运算的要求;其次对主处理 器和协处理器的功能进行了合理的划分,并确定了两者之问的高效接 口;然后重点介绍了长整数模运算器的体系结构;最后对所提出结构 进行了仿真。 最后,作为总结

文档评论(0)

hhuiws1482 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档