白皮书在40G100G应用中使用10-Gbps收发器.PDFVIP

白皮书在40G100G应用中使用10-Gbps收发器.PDF

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
白皮书在40G100G应用中使用10-Gbps收发器.PDF

白皮书 在 40G/100G 应用中使用 10-Gbps 收发器 本白皮书介绍向 100G 接口过渡的关键推动力量,以及怎样利用 FPGA 特有的功能来实现这一高速接口。数 据中心以及核心网系统中新出现的 40GbE 和 100GbE 标准主要依靠 FPGA 来链接本系统和其他协议的基础 设备。 Stratix IV 器件提供的资源是前所未有的,例如逻辑、片内存储器和 DSP 模块等,是唯一支持需要 10G 收发器数据速率 40G/100G 设计的 FPGA 系列,其优异的低抖动性能满足了高速设计的需求。 引言 随着技术的进步,最新一代 FPGA 提高了带宽,收发器数量越来越多,可以在单个器件中实现多种协议标 准。 FPGA 能够满足高速数据速率和带宽要求,新的目标市场定位在电信设备生产商上,这些生产商主要 为 40G 和 100G 以太网(GbE) 开发新一代桥接应用和交换解决方案。 本白皮书介绍向 100G 接口过渡的关键推动力量,以及怎样利用 FPGA 特有的功能来实现这一高速接口。该 协议的标准化进展对于其实现非常重要,使其最终能够降低关键昂贵元件的成本,以高性价比方式实现量 产。符合公共接口标准有助于简化体系结构和器件工作。以太网 10/100/1000 Mbps 和 10 Gbps 接口定义已 经完善,目前的标准处于 10 Gbps 以上接口的起草阶段。 数据中心以及核心网系统中新出现的 40GbE 和 100GbE 标准主要依靠 FPGA 来链接本系统和其他协议的基 础设备 ( 这包括光纤通道、 Infiniband 和 SONET 等桥接和数据汇集等应用 ) 。LAN 速率提高到千兆位,性 价比最好的网络采用以太网作为主要的数据链路协议,具体实现由 ASSP 和 FPGA 完成。但是,当 LAN 、 SAN 和 MAN 速率超过 10G 之后,高性价比的网络采用了多种数据链路协议,必须使用多种 ASSP ,或者 FPGA 作为桥接器件来提供高性价比解决方案。 满足 40G/100G 需求 FPGA 经历了几个工艺代的发展,满足了 40/100G 的需求,如图 1所示。在 130-nm 工艺节点,FPGA 仅支持 3.125 Gbps,而现在的40-nm 工艺节点能够支持 10 Gbps 以上的数据速率。 图 1. 工艺节点代 WP-01080-1.4 2011 年 9 月, 1.4 版 1 在 40G/100G 应用中使用 10-Gbps 收发器 Altera 公司 ® ® Altera Stratix IV GX FPGA 有32 个嵌入式收发器,支持600 Mbps 到8.5 Gbps 的数据速率,另外16个收发器支 持 600 Mbps 到 6.5 Gbps 的数据速率 ( 总共48 个速率达到 6.5 Gbps 的收发器 )。收发器包括物理编码子层 (PCS) 和物理介质附加子层 (PMA),这两个子层使 Stratix IV FPGA 能够实现标准和专用协议。图 2所示为 Stratix IV GX 收发器模块结构图。 图 2. Stratix IV GX 收发器模块 PMA (analog) PCS (digital) PIPE, PCIe hard IP RX PCS bypass Programmable equalization 8 B c

文档评论(0)

tangtianbao1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档