MSI设的计的组合逻辑电路实验报告.pdf

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MSI设的计的组合逻辑电路实验报告

实验报告 利用MSI 设计组合逻辑电路 院系:数据科学与计算机学院 移动信息工程专业 姓名:黄 蕊 学号 班级:1506 日期:2016.10.20 一、实验目的 1. 熟悉编码器、译码器、数据选择器等组合逻辑功能模块的功能与使用方法。 2. 掌握用MSI 设计的组合逻辑电路的方法。 二、实验器件 1. 器件:74LS197,74LS138,74LS151,各类与非门 (74LS00,74LS20.IEC,NOT) 2. 辅助及观察工具:clock 波形发生器,逻辑分析仪 三,实验内容 实验一 实验要求: 数据分配器与数据选择器功能相反。它是将一路信号送到地址选择信号指定的输出。如输入 为D,地址信号为A、B、C,可将D 按地址分配到八路输出F0、F1、F2、F3、F4、F5、F6、 F7。其真值表如表 (一)所示。试用3 线-8 线译码器74LS138 实现该电路。将74LS197 连接 成八进制作为电路的输入信号源,将Q3Q2Q1 分别与A、B、C 连接,D 接模拟开关,静态 检测正确后,用示波器观察并记录D=1 时,CP、A、B、C 及F0—F7 的波形。 提示:将 74LS138 附加控制端 G1 作为数据输入端,即数据 D 可从 G1 输入,同时令 = =0,S2S1S0 作为地址输入端,即可将G1 送来的数据只能通过A2A1A0 所指定的 一根输出线反相后送出去。 表 (一)数据分配器真值表 实验设计: (1)波形发生器 (clock)只连接CLK2 时,可产生三位二进制数 (共八种)。 (2)理解了74LS138 的使用,通过观察各位的变化速度可以得出Q1,Q2,Q3 分别对应A, B,C。理解E1,E2,E3 分别对应原理图中的G1,G2A,G2B,分别连接高电位和低电位。经 过74LS138 的变换Y0~Y7 输出的为对应位的取反,真值表已给出。 实验一整体图: 实验一波形图观察: LU(Logic Unit ) 实验二, ,逻辑单元设计 实验内容: 用八选一数据选择器151 设计一个函数发生器电路它的功能如表 (二)所示。待静态测试检 查电路工作正常后,进行动态测试。将74LS197 连接成十六进制作为电路的输入信号源,用 示波器观察并记录 、 、 、 、 、 的波形。 CP S1 S0 A B Y 表 (二) 实验设计: 理解 的功能和使用方法 ( 库中无,使用 代替)。每相邻的两行代 74HC151 74LS151 74HC151 表 的一个输出。通过各位变化频率可得, , , , ,分别对应 , , , X0~X7 S1 S0 A B Q3 Q2 Q1 。 对应连接高低电位或者 (或 反),最后由 进行输出。 Q0 X0~X7 B B Y 实验真值表: X0 X1 X2 X3

文档评论(0)

liwenhua00 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档