CPUInterface讯号说明.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CPUInterface讯号说明

第二節CPU Interface訊號說明 (1).A20GATE A20M# (2).RCIN# INIT# RESET (3).FERR# IGNNE# (4).SMI# SMIACT# (5).INTR NMI Hub Interface說明 Firmware Hub訊號說明: FWH[3:0] FWH[4] A20GATE(A20 GATE) SuperI/O的port92暫存器中,SGA20 bit若設為1,則A20GATE輸出為High,若設為0,則A20GATE輸出為Low。 A20M#(Mask A20位址位元20遮蔽) A20M#訊號是由ICH輸出至CPU的訊號。此訊號是讓CPU在Real Mode(真實模式)時模擬8086只有1M Byte(1百萬位元組)位址空間,當超過1Mbyte位址空間時A20M#為LOW,A20被驅動為0而使位址自動折返到第一個1M Byte位址空間上。 RCIN#(Keyboard Controller Reset Processor鍵盤控制重置CPU) RCIN#訊號是由SuperI/O輸出至ICH。鍵盤控制SuperI/O產生RCIN#訊號至ICH,經由ICH再輸出INIT#訊號至CPU,進而達到重置CPU的目的。 INIT(Initialization啟始) 為一由ICH輸出至CPU的訊號,與RESET功能上非常類似,但與RESET不同的是CPU內部L1 Cache和浮點運算操作狀態並沒被無效化。但TLB(位址轉換參考暫存器)與BTB(分歧位址暫存器)內資料則被無效化了。INIT另一點與RESET不同的是CPU必須等到在指令與指令之間的空檔才會被確認,而使CPU進入啟始狀態。 RESET(重置) 當RESET為”HIGH”時CPU內部被重置到一個已知的狀態並且開始從位址OFFFFFFFOH讀取重置後的第一個指令。CPU內部的TLB(位址轉換參考暫存器)、BTB(分歧位址暫存器)以及SDC(區段位址轉換快取記憶體)當重置發生時內部資料全部都變成無效。 FERR#(Numeric Coprocessor Error浮點運算錯誤) 為一CPU輸出至ICH的訊號。當CPU內部浮點運算器發生一個不可遮蔽的浮點運算錯誤時,FERR#被CPU驅動為LOW。 IGNNE#(Ignore Numeric Error忽略數值錯誤) 為一ICH輸出至CPU的訊號。當CPU出現浮點運算錯誤時需要此訊號回應CPU。IGNNE#為LOW時,CPU會忽略任何已發生但尚未處理的不可遮蔽的浮點運算錯誤。但若IGNNE#為HIGH,又有錯誤存在時,若下一個浮點指令是FINIT、FCLEX、FSAVE….等浮點指令時中之一時,CPU會繼續執行這個浮點指令但若指令不是上述指令時CPU會停止執行而等待外部中斷來處理這個錯誤。 SMM操作模式其功能在於提供系統設計師利用SMM模設計如:系統省電管理(System Power Management)或系統安全裝置(System Security)….等高階系統操作管理的程式。 SMI#(System Management Interrupt系統管理中斷) 為一由ICH輸出至CPU的訊號。當CPU偵測到SMI#為LOW時,即進入SMM模式(系統管理模式)並到SMRAM(System Management RAM)中讀取SMI#處理程序,當CPU在SMM模式時NMI、INTR及SMI#中斷訊號都被遮蔽掉,必需等到CPU執行RSM(RESUME)指令後SMI#、NMI及INTR中斷訊號才會被CPU認可。 SMIACT#(系統管理中斷認可) 為一由CPU輸出至ICH的訊號。SMIACT#是CPU回應SMI#的訊號,當CPU進入SMM模式時即會驅動SMIACT#為LOW,且會持續被驅動為LOW,一直等到CPU執行RSM指令而到正常模式時,才會被驅動為HIGH。 INTR(Processor Interrupt可遮式中斷) ICH輸出對CPU提出中斷要求的訊號,週邊設備需要處理資料時,對中斷控制器提出中斷要求,當CPU偵測到INTR為high時,CPU先完成正在執行的匯流排週期,然後才開始處理INTR中斷要求。 NMI(Non-Mask able Interrupt不可遮式中斷) ICH輸出對CPU提出中斷要求的訊號,CPU處理NMI中斷要求時並不向系統的中斷控制器讀取中斷向量,NMI的中斷向量為CPU內部預先設定中斷向量。 補充說明:Pentium CPU的操作模式有Real Mode(實值模式)、Protected Mode(保護模式)和Virtual-8086 Mode(虛擬8086模式),並增加了SMM操作模式(System Management Mode,系統管理模式)。 浮

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档