计算机组成原理_学习指导与习题的解答_答疑提纲.pdfVIP

计算机组成原理_学习指导与习题的解答_答疑提纲.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理_学习指导与习题的解答_答疑提纲

概述 图 1.1 使读者一目了然地看到一个结构简单、 清晰明了的计算机内部组成框图,并由此使读者 领略全书的要点和各章节之间的相互关系。 计算机 存储器 I/O 系统总线 CPU 中央处理器 控制单元 ALU CU 排队 逻辑 寄存器 CPU 内部互连 和解码器 控制 寄存器 存储器 图 1.1 全书各章节内容之间的关系 本章重点要求读者掌握一个较细化的计算机 组成框图,如图 1.2 所示。而且要求学生根据此 图描述计算机内部的控制流和数据流的变化,从 而初步认识计算机内部的工作过程。 图 1.2 细化的计算机硬件框图 图中主存储器由存储体M 、MAR 和 MDR 组 成。存储体由很多存储单元组成,用来存放指令 或数据,MAR 存放欲访问的存储单元的地址, MDR 存放从存储单元读出的信息或即将存入某 存储单元的信息。运算器由累加器 ACC 、乘商寄 存器 MQ 、操作数寄存器X 和算术逻辑部件 ALU 组成,用来完成算术运算和逻辑运算。控制器由 PC 、IR 、CU 组成,PC 存放欲执行指令的地址, IR 存放欲执行的指令,CU 用来发出各种操作命 令。 1.1 例题精选 1.1.1 例1.1 以加法指令ADDM(M 为主存地址)为例,写出 完成该指令的信息流程(从取指令开始) 。 【解】 指令ADDM 的真实含义是将地址为M 的存储单元中的加数取出并送至运算器中,然后和 存放在运算器的被加数通过 ALU(算术逻辑部件)相 加,结果仍放在运算器中。结合图 1.2,设运算器中 ACC 存放被加数,X 存放加数,求和结果存放在 ACC 中。故完成ADDM 指令的信息流程为 取指令 PC→MAR-.M→MDR→IR 分析指令 OP(IR)→CU 执行指令 Ad(IR)→MAR→M→MDR→X ACC→ALU ,同时X→ALU ALU→ACC 1.1.2 例1.2 设主存储器容量为 64K ×32 位,并且指令字长、 存储字长、机器字长三者相等。写出图 1.2 中各寄 存器的位数,并指出哪些寄存器之间有信息通路。 【解】 由主存容量为64K ×32 位得 216=64K , 故 MAR 为 16 位,PC 为 16 位,MDR 为 32 位。 因指令字长=存储字长=机器字长,则 IR、ACC 、 MQ 、X 均为 32 位。 寄存器之间的信息通路有 PC→MAR Ad(IR)→MAR MDR→IR 取数 MDR→ACC ,存数ACC→MDR MDR→X 系统总线 2.1 主要内容 2.1.1 总线的基本概念 2.1.1.1 总线和总线上信息传输的特点 总线是连接多个部件(模块) 的信息传输线,是 各部件共享的传输介质。 而且在某一时刻只允

文档评论(0)

liwenhua00 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档