【2018年最新整理】数字逻辑实验报告.docVIP

【2018年最新整理】数字逻辑实验报告.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【2018年最新整理】数字逻辑实验报告

计算机专业类课程 实验报告 课程名称:数字逻辑 学  院:计算机科学与工程学院 专  业:计算机科学与技术 学生姓名: 学  号: 指导教师: 评  分: 日  期:  2014年 6月 2日 电 子 科 技 大 学 实 验 报 告 实验一:基本门电路的功能和特性实验 实验时间: 2014.4.20 实验目的 I.了解集成电路的外引线排列及其使用方法 II. 掌握常用集成门电路的逻辑功能与特性 III.学习组合逻辑电路的设计及测试方法IV.了解集成电路外引线的方式方法 V.了解测试电路的基本方法 VI. 图1.1 3) 组合逻辑电路的分析: 逻辑设计思路: 如果掌握了以上两种分析方法后,对我们的进行,即可对一般电路进行分析、设计从而可以的使用被的电路一级设计出满足逻辑功能技术指标要求的电路! /全减器相对半加器/而言考虑了进位的情况,因此,输入端有三个,n()n()的进位) 全减器真值表见表 实验器材 数字逻辑实验箱 双踪示波器 集成电路:7400、7404、7432、7486 实验步骤 在实验箱上插入相应的门电路,并把输入端接实验箱的逻辑开关,输出端接发光二极管,接好电源正负极,即可进行逻辑特性验证实验。将其逻辑特性制成表格。 图1.2 图1.3 2) 用7400连接的电路如图1.2所示,其中M端输入HZ级的连续脉冲,N端输入KHZ级的连续脉冲,X和Y接逻辑开关,在XY的四种输入组合下,用示波器观测A、B及F点的波形,并记录下来,写出F=f(M、N、X、Y)的逻辑表达式。 3)实验电路如图1.所示,在X端加入KHZ级的数字信号,逻辑开关AB为00、01、10、11四种组合下,用示波器观察输入输出波形,解释AB对信号的控制作用。) :1)7400引脚的接法: 1接k11,L1 2接k10,L2 ,3接L3 2、真值表: 0 1 0 1 1 1 0 1 1 1 0 7400电路图 经过测试,得出结论:7400为与非门,7432为或门,7486为异或门,7404为六非门。 2) 7432引脚的接法: 1接k11,L1 2接k10,L2 ,3接L3 2)真值表 A B F 0 0 0 0 1 1 1 0 1 1 1 1 7432电路图 3)7486引脚的接法: 1接k11,L1 2接k10,L2 ,3接L3 真值表: 0 0 0 1 1 1 0 1 1 1 0 7486电路图 4)7404引脚的接法: 1接K11,L1 2接L2输出 真值表: 1 1 0 7404电路图 实验一(二 7400实现图1.1 图1.1 由电路图可得表达式: 引脚的接法 2实验截图: 集成电路板X端输入KHz的数字信号逻辑开关AB为 2.实验截图: 实验一、第四题 1:电路图 2用与非门(7400)和异或门(7486)搭建全加器 真值表 Ai Bi Ci-1 Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 函数式Si = Ai⊕Bi⊕Ci-1 Ci = (全加器) 引脚的接法: 全减器 Ai Bi Ci-1 Si Ci 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 电路图: 函数式 Si = Ai⊕Bi⊕Ci-1 Ci = (全减器) 引脚的接法: 选做第一题: 1.作出二位加法器的真值表并提出一个二位加法器的电路设计方案 设计方案 C0 表示进位0 B0 表示加数1 B1表示被加数1 C2表示输出结果 A0 B0 A1 B1 C1 C2 F 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 0 1 0 0 0 0 1 1 1 1 0 0 1 0 0 0 1 0 0 1 0 1 1 0 0 0 1 1 0 1 1 0 0 1 1 1 0 0 1 1 0 0 0 1 0 0 1 0 0 1 1 1 0 1 0 1 0 0 0 1 1 0 1 1 0 1 1 1 1 0 0 0 0 1 1 1 0 1 0 0 1 1 1 1 0 0 1 1 1 1

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档