- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA课程实验报告《基于VHDL语言交通信号灯状态指示器设计与仿真》
《EDA技术实习报告》
实验名称:基于VHDL语言交通信号灯状态指示器设计与仿真
学 院: 信息工程学院
班 级:
姓 名:
学 号:
1、功能描述:交通信号灯正常时同一时刻仅有一个灯亮,多于一个灯亮或者都不亮时,交通灯就出现了故障,从而可以提醒相关人员去维修。
2、方案设计:
设计思路:
变量定义
输入变量:R、A、G (分别为红,黄,绿灯,灯亮时为1,不亮时为0)
输出变量:X (出现故障时输出为1,正常输出为0)
列出电路真值表:
输入变量 输出变量 R A G X 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1
电路的逻辑表达式:
电路的VHDL语言描述如下:
ENTITY ZSQ IS
PORT( R,A,G : IN STD_LOGIC;
X : OUT STD_LOGIC);
END ZSQ;
ARCHITECTURE Q OF ZSQ IS
SIGNAL INDATA : STD_LOGIC_VECTOR(2 DOWNTO 0);
BEGIN
INDATA<=R&G&A;
PROCESS(INDATA)
BEGIN
CASE INDATA IS
WHEN"000"=>X<='1';
WHEN"001"=>X<='0';
WHEN"010"=>X<='0';
WHEN"011"=>X<='1';
WHEN"100"=>X<='0';
WHEN"101"=>X<='1';
WHEN"110"=>X<='1';
WHEN"111"=>X<='1';
WHEN OTHERS=>X<='0';
END CASE;
END PROCESS;
END Q;
用maxplusII软件设计并进行仿真:
2-1、波形仿真,仿真结果如下图2.2所示
图2.2仿真结果
2-2、设置管脚分配,分配后的电路图如下2.3所示
图2.3管脚分配结果
实验总结
通过本次实验,我复习了以前学过的maxplusII软件的相关操作及仿真,学会了用VHDL语言描述电路,知道了VHDL语言的一些基础知识和相关语法结构,可以编写相关的语句实现一定的逻辑电路功能,和直接画电路原理图图相比,用VHDL语言设计电路,更为方便,只需要知道输入与输出之间的逻辑关系,就可以通过编写相关程序实现,为设计大型复杂电路提供了方便!
文档评论(0)