- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《VERILOG HDL程序设计》课程教学大纲 课程名称(中):VERILOG HDL程序
《Verilog HDL程序设计》课程教学大纲
课程名称(中):Verilog HDL程序设计
课程名称(英文):Verilog HDL Program Design
学时/学分:54学时/3学分
适用对象:理工类专业本科生
1.课程性质
本课程介绍Verilog语言的基本内容和相关的实验操作,并利用该语言在RTL层次上对FPGA系统的设计方法。通过学习,学员将具有以下能力:(1)熟悉Verilog设计语言,具备用Verilog设计数字电路的能力。(2)熟悉面向不同应用(综合、仿真与验证)的Verilog语言的风格,掌握Verilog的精神实质。(3)熟悉基于Xilinx CPLD/FPGA的系统开发流程和软件操作。
2.课程教学基本要求
教学方法:课堂讲授加课堂练习,采用多媒体课件的方法辅助教学过程,并专门加入实验课时帮助学生强化训练,重视动手能力。
练习与习题:每一章结束时,安排课堂练习和作业针对本章节的知识点进行综合训练。
考试:本课程最终成绩采取平时作业+实验+考试的方式评定,最终的期末成绩由上述3者按照10%+30%+60%的比例加权得到。
教学安排:授课教学和实验共占16周,约48学时;17周考前答疑;18周考试。
3.参考教材
田耘著, Verilog HDL程序设计与实践, 人民邮电出版社, 2009年2月.
4.授课教学大纲及学时分配(共计40学时)
第1章 EDA设计与Verilog HDL语言概述
1.1 EDA设计概述
1.1.1 EDA技术简介
1.1.2 EDA与传统电子系统设计方法
1.1.3 可编程逻辑器件对EDA技术的要求
1.2 Verilog HDL语言简介
1.2.1 硬件描述语言说明
1.2.2 Verilog HDL语言的历史
1.2.3 Verilog HDL语言的能力
1.2.4 Verilog HDL和VHDL语言的比较
1.2.5 Verilog HDL和C语言的比较
1.3 Verilog HDL语言的描述层次说明
1.3.1 Verilog HDL语言描述能力综述
1.3.2 系统级和算法级建模
1.3.3 RTL级建模
1.3.4 门级和开关级建模
1.4 基于Verilog HDL语言的CPLD/FPGA开发流程
1.5 Verilog HDL语言的可综合与仿真特性
1.5.1 Verilog HDL语句的可综合性说明
1.5.2 Verilog HDL语句的仿真特性说明
1.6 本章小结
1.7 思考题
第2章 Verilog HDL基础与开发平台操作指南
2.1 Verilog HDL程序开发的必备知识
2.1.1 数字的表示形式
2.1.2 常用术语解释
2.1.2 Verilog HDL程序的优劣判断指标
2.2 Verilog HDL程序设计模式
2.2.1 自顶向下的设计模式
2.2.2 层次、模块化模式
2.2.3 IP核的重用
2.3 Xilinx Spartan 3E系列FPGA简介
2.3.1 Spartan-3E系列FPGA简介
2.3.2 Spartan-3E系列FPGA结构说明
2.4 ISE快速入门
2.4.1 ISE操作基础
2.4.2 新建工程
2.4.3 Verilog HDL代码的输入与功能仿真
2.4.4 Xilinx IP核的使用
2.4.5 用户约束输入
2.4.6 综合与实现
2.4.7 器件配置
2.5 ModelSim快速入门
2.5.1 ModelSim仿真软件的安装
2.5.2 在ModelSim中指定Xilinx的仿真库
2.5.3 ModelSim的基本操作
2.6 本章小结
2.7 思考题
第3章 Verilog HDL程序结构
3.1 程序模块说明
3.1.1 Verilog HDL模块的概念
3.1.2 模块的基本结构
3.1.3 端口说明
3.2 Verilog HDL的层次化设计
3.2.1 Verilog HDL层次化设计的表现形式
3.2.2 模块例化
3.2.3 参数映射
3.2.4 在ISE中通过图形化方式实现层次化设计
3.3 Verilog HDL语言的描述形式
3.3.1 结构描述形式
3.3.2 行为描述形式
3.3.4 混合设计模式
3.4 本章小结
3.5 思考题
第4章 Verilog HDL语言基本要素
4.1 标志符与注释
4.1.1 标志符
4.1.2 注释
4.2 数字与逻辑数值
4.2.1 逻辑数值
4.2.2 常量
4.2.3 参数
4.3 数据类型
4.3.1 数据类型综述
4.3.2 线网类型
4.3.3 寄存器类型
4.4 运算符和表达式
4.4.1 赋值
您可能关注的文档
最近下载
- 2025湖北武汉市汉阳区招聘社区干事40人备考试题及答案解析.docx VIP
- 新能源汽车试题库(附答案).docx VIP
- 《碳纤维片材加固混凝土结构技术规程》(2022年版).pdf VIP
- 2023年地面及屋面分布式光伏发电工程HSE作业指导书(最终版).docx VIP
- 常用塑料特性及塑料成型工艺.pdf VIP
- 甲烷安全技术说明书MSDS.pdf VIP
- 统编版语文四年级上册第五单元素养评估(含答案).docx VIP
- 入党志愿书电子版模板(空白) .doc VIP
- 五年级下册生字练字帖硬笔书法.pdf VIP
- 《国有企业管理人员处分条例》考试题库200题(含答案).docx VIP
文档评论(0)