数字钟设计报告文档.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字钟设计报告文档

电子课程设计 ——数字钟 学院 : 电子信息工程学院 专业、班级: 电子131502班 姓名 : 李泓 学号 : 201315020213 指导教师 : 黄庆彩 2015年12月24日 目录 设计任务与要求..............................2 总体框图....................................2 2.1、设计方案一........................................3 2.2、设计方案二........................................3 2.3、方案确定..........................................3 选择器件....................................3 3.1、555定时器........................................3 3.2、计数器74LS160.....................................5 3.3、译码器74LS47.....................................6 3.4、七段共阳数码管....................................7 3.5、六非门74LS04.....................................8 3.6、四2输入与门74LS08...............................8 3.7、四2输入或门74LS32...............................8 功能模块....................................8 4.1、利用555定时器产生秒脉冲和调时连续脉冲............9 4.2、00~59六十进制计数器设计.........................9 4.3、00~23二十四进制计数器设计.......................11 4.4、整点报时电路.....................................11 4.5、调时电路.........................................12 4.6、数字实验箱上验证所模块的功能.....................12 总体设计电路图..............................13 5.1、电路整体工作情况.................................13 5.2、硬件实验结果.....................................15 5.3、电路改进.........................................16 数字钟 一、设计任务与要求 用中小规模集成电路设计一台能显示时、分、秒的数字钟。 秒、分为00~59六十进制计数器。 时为00~23二十四进制计数器。 具有校时功能,可手动校正:能分别进行秒、分、时的校正,只要将开关置于手动位置,可分别对秒、分、时进行连续脉冲输入的校正。 具有整点报时功能:整点报时电路要求在每个整点时鸣叫一次。 二、总体框图 图2-1 数字钟原理框图 基本原理为用十进制计数器分别构成两个00~59六十进制的计数器与一个00~23的二四进制计数器来实现秒、分、时的功能。通过译码器将信号送入数码管实现时间的显示。用分计数器的进位信号来控制蜂鸣器的工作状态,实现整点报时功能。将正常的时钟信号与调时用的连续脉冲信号送入二选一的数据选择器,再由开关电路控制两信号的传输情况,实现连续脉冲调时功能。 2.1、方案一 将32.768KHz的晶振产生的信号通过十四进制计数器进行十四分频再经过D触发器二分频产生1Hz秒

文档评论(0)

rovend + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档