- 1、本文档共48页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]EDA
10针插头连接,对应PS方式和JTAG方式的引脚信号名称有所不同。 信号地 GND 信号地 GND 10 配置到器件的数据 TDI 配置到器件的数据 DATA0 9 NC - NC - 8 NC - 配置的状态 nSTATUS 7 NC - NC(引脚悬空) - 6 JTAG状态控制 TMS 配置控制 nCONFIG 5 电源 VCC 电源 VCC 4 器件输出数据 TDO 配置控制 CONF_DONE 3 信号地 GND 信号地 GND 2 时钟 TCK 时钟 DCLK 1 功能描述 信号名 功能描述 信号名 JTAG 模式 PS模式 引脚 ByteBlasterMV下载电缆中的数据转换电路: 图中标示(1)串联电阻的阻值均为100Ω,标示(2)上拉电阻的阻值均为2.2kΩ。 被动串行PS配置方式:配置数据通过下载电缆串行地送到PLD器件,配置数据的同步时钟由数据源提供。PS方式下可以对单个或多个FPGA器件进行配置。这里选择FLEX10K器件的连接为例,单个FPGA器件与下载电缆的连接如图所示,器件配置文件为SRAM目标文件(.sof),该文件是QuartusII编译时自动产生的,如果DATA0引脚在用户状态中被占用,在配置过程中该引脚应与用户电路隔离。 * FPGA (Field Programmable Gate Array)是一种可编程逻辑器件PLD(Programmable Logic Device ) 。 本章首先介绍可编程逻辑器件PLD的工作原理,了解FPGA的形成和起源。 接着,介绍FPGA器件结构,FPGA器件的编程以及FPGA器件的选择。 通过本章的学习,可以了解到FPGA的起源、性能、结构、编程及其选用,为今后使用FPGA提供一些借鉴和参考。 3.1 PLD概述 3.2 ASIC概述 3.3 FPGA器件结构 3.4 FPGA器件选择 3.5 FPGA器件编程 第3章 FPGA器件原理 3.1 PLD概述 PLD是英文Programmable Logic Device 的缩写,称为可编程逻辑器件,是20世纪70年代发展起来的一种新型逻辑器件。 PLD是大规模集成电路的产物,它可以由设计师自行对器件功能进行设计编程,实现设计者所希望的逻辑功能。 PLD的发展实现了设计师的梦想,设计师可以利用软件工具在计算机环境下快速设计、仿真验证、测试设计方案。然后,将设计方案编程(或称下载)到PLD芯片中,直接投入使用。 1.可编程逻辑器件特点:80年代后期,随着集成电路技术和计算机技术的进步,PLD发展迅速。PLD的出现打破了由中小规模通用集成电路和大规模专用集成电路垄断的天下。PLD具有集成度高,速度快,功耗小,可靠性高,研制周期短,先期投资小,修改逻辑设计灵活方便,小批量生产成本低等特点及优势。PLD已经应用在许多高科技应用领域,如航空航天、医疗设备、电信系统、计算机系统、通信制造业以及各种消费电子产品。 2.可编程逻辑器件发展:可编程逻辑器件经历了从可编程只读存储器PROM(Programmable Read Only Memory)、可编程逻辑阵列PLA(Programmable Logic Array)、可编程阵列逻辑PAL(Programmable Array Logic)、通用阵列逻辑GAL(Generic Array Logic),到大规模集成电路技术的可擦除可编程逻辑器件EPLD(Erasable Programmable Logic Device)、复杂可编程逻辑器件CPLD(Complex Programmable Logic Device)、现场可编程门阵列FPGA(Field Programmable Gate Array)的过程,在器件结构、工艺、集成度、功能、速度和灵活性等方面PLD都有了很大的改进和提高。 3.可编程逻辑器件分类:可按编程技术、集成度、逻辑单元结构以及阵列编程的不同分别进行分类。 按编程技术分类:以实现PLD器件编程信息转换的物理技术不同进行分类,有一次性编程OTP(One Time Programmable)和多次编程两类。OTP器件只允许对FPGA进行一次编程,编程之后不能再次修改。多次编程器件允许对FPGA多次编程,使用方便,容易修改设计方案。 按集成度分类:分为低密度可编程逻辑器件(LDPLD)和高密度可编程逻辑器件(HDPLD)两类。LDPLD通常指集成度小于1000门的PLD,70年代初期至80年代中期的PROM、PLA、PAL和GAL均属于LDPLD。HDPLD通常指集成度大于1000门的PLD,80年代后期的EPLD,CPLD和FPGA均属于HDPLD。 按逻辑单元结构分类:分为查找表型、多路选择
您可能关注的文档
- [工学]CVS&VSS操作.pdf
- [工学]CSS教程123.ppt
- [工学]C程序设计 第1章 C语言程序设计基本概念.ppt
- [工学]C程序设计05.ppt
- [工学]C程序设计第三版第13章_文件.ppt
- [工学]C程序设计实验报告09-102答案last.doc
- [工学]C程序设计第四版第4章数组.ppt
- [工学]C程序设计第三版谭浩强.ppt
- [工学]C第十一章结构体与共用体.ppt
- [工学]C语言 分支与循环结构举例.ppt
- 2025年2篇小学党支部工作计划范文稿.docx
- 两篇文2025年小学党支部工作计划.docx
- 2025年小学党支部工作计划稿2篇供参考.docx
- 学习2025年全国两会精神心得体会研讨发言稿【4篇】供参考.docx
- 2篇:2025年小学党支部工作计划文稿.docx
- “十五五”规划研究和编制工作座谈会上的研讨发言稿与在“十五五”规划调研座谈会上的发言稿【两篇文】.docx
- 3篇文稿小学党支部工作计划2025年.docx
- 2025年小学党支部工作计划【二份】范文稿.docx
- 2025年“十五五”规划研究和编制工作座谈会上的研讨发言稿与在“十五五”规划调研座谈会上的发言稿(两篇)供参考.docx
- 2025年小学党支部工作计划例文2份.docx
文档评论(0)