- 1、本文档共47页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术及应用课程设计 三位十进制计数器,交通灯控制器,四位移位乘法器
设计一 三位十进制计数显示器
一、课设目的
① 学习时序电路中多进程的VHDL描述方法。
② 掌握层次化设计方法。
③ 熟悉EDA的仿真分析和硬件测试技术。
二、设计内容
设计一个三位十进制计数器,对计数器相关的理论进行分析、归纳和总结;三位十进制计数器的结构组成及原理分析。程序代码;给出程序中主要函数或者语句的功能说明和使用说明;给出程序仿真运行结果和图表、以及实验结果分析和总结。
三、课设原理
计数器是在数字系统中使用最多的时序电路,它不仅能用于对时钟脉冲计数,还可以用于分频,定时,产生节拍脉冲和脉冲序列以及进行数学运算等,计数器是一个典型的时序电路,分析计数器就能更好地了解时序电路的特性。3位十进制计数显示器的设计分位3个步骤,先设计3位十进制计数电路,再设计显示译码电路,最后建立一个顶层文件将二者连接起来。
三位十进制计数器VHDL程序
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY COUNT3 IS
PORT(CLK,RESET,CIN:IN STD_LOGIC;
CO:OUT STD_LOGIC;
A,B,C:OUT STD_LOGIC_VECTOR(3 DOWNTO 0));
END COUNT3;
ARCHITECTURE ART OF COUNT3 IS
SIGNAL AP,BP,CP:STD_LOGIC_VECTOR(3 DOWNTO 0);
BEGIN
KK1:PROCESS(CLK) IS
BEGIN
IF CLKEVENT AND CLK=1 THEN
IF RESET=0 THEN
AP=0000;
ELSIF CIN=1 THEN
IF AP=1001 THEN
AP=0000;
ELSE
AP=AP+1;
END IF;
END IF;
END IF;
END PROCESS KK1;
KK2:PROCESS(CLK) IS
BEGIN
IF CLKEVENT AND CLK=1 THEN
IF RESET=0 THEN
BP=0000;
ELSIF CIN=1 AND AP=1001 THEN
IF BP=1001 THEN
BP=0000;
ELSE
BP=BP+1;
END IF;
END IF;
END IF;
END PROCESS KK2;
KK3:PROCESS(CLK) IS
BEGIN
IF CLKEVENT AND CLK=1 THEN
IF RESET=0 THEN
CP=0000;
ELSIF CIN=1 AND AP=1001 and BP=1001 THEN
IF CP=1001 then
CP=0000;
ELSE
CP=CP+1;
END IF;
END IF;
END IF;
END PROCESS KK3;
PROCESS(AP,BP,CP) IS
BEGIN
if (AP=1001 AND BP=1001 AND CP=1001) THEN
CO=1;
ELSE
CO=0;
END IF;
END PROCESS;
A=AP;
B=BP;
C=CP;
END ART;
显示译码器VHDL程序
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY YIMA7 IS
PORT(A:IN STD_LOGIC_VECTOR(3 DOWNTO 0);
YIMA:OUT STD_LOGIC_VECTOR(6 DOWNTO 0));
END YIMA7;
ARCHITECTURE ART OF YIMA7 IS
BEGIN
PROCESS(A) IS
BEGIN
CASE (A) IS
文档评论(0)