- 1、本文档共62页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
毕业设计(论文)-基于FPGA实现等精度数字频率计设计推荐
漳州师范学院
毕业论文(设计)
基于FPGA实现等精度数字频率计设计
Cymometer of Equal Precision Based On FPGA
2010 年 1 月 15 日
摘要
本文基于FPGA的等精度测频原理,给出了通过FPGA来设计等精度频率计的具体方法。并在此基础上增加了测量脉冲宽度的功能CycloneⅡ EP2C5T144C8器件为核心;运用VHDL语言设计功能模块;运用SOPC设计技术配置NiosII进行数据运算处理NiosⅡ;
Abstract
The principle of cymometer of equal precision based on FPGA is introduced in this paper. The specific methods are given to design the system through the FPGA. It is also adds much more function such as cycle, pulse width, duty cycle measurement. It uses Altera Corporation CycloneII series ship--EP2C5T144C8 as a core; adopts Verilog Hardware Description Language to implement function module; adopts the SOPC technique to configuration NiosII system. the NiosⅡsystem is used for signal controlling, data processing , calculation, and display。
Key Word: equal precision frequency meter; FPGA; NiosⅡ;
目录
摘要 I
Abstract I
1 引言 1
2 系统设计 1
2.1设计要求 1
2.2方案论证与比较 2
2.3 设计思路 2
2.4 系统的总体设计 3
3 模块电路的设计 4
3.1 CycloneⅡ SOPC Board 简介 4
3.2 频率、周期测试模块 5
3.2.1 等精度测频法原理 5
3.2.2 等精度测周期法原理 6
3.2.3 实现方法 6
3.2.4 仿真 7
3.3 脉宽、占空比测试模块 8
3.3.1 脉宽测量原理 8
3.3.2 占空比测量原理 8
3.3.3 实现方法 8
3.3.4 仿真 8
3.4 液晶显示 9
3.4.1 LCMZK液晶概述 9
3.4.2 液晶的控制 9
4 NIOSⅡ系统的设计 11
4.1 NIOSⅡ系统的分析 11
4.2 基于NIOSⅡ IDE的软件设计 12
4.2.1 主要的库函数说明 12
4.2.2 系统流程图 12
5 系统测试 14
5.1 测试仪器 14
5.2数据记录与分析 14
5.2.1 频率、周期测试 14
5.2.2 脉宽测试 16
5.2.3 占空比测试 17
5.3 设计不足 17
6 结束语 18
致谢 19
参考文献 20
附录 21
1 引言
在电子测量技术中,,方法测量力、时间测量、速度测量、速度控制等,,1个数字误差[1];基于传统测频原理的频率计的测量精度将随着被测信号频率的下降而降低,在实用中有很大的局限性,而等精度频率计不但有较高的测量精度,而且在整个测频区域内保持恒定的测试精度。等精度测频方法是一种在直接测频方法基础上发展起来的测频方法,该方法测量精度高、频段宽,在频率测量中具有广泛的应用前景。采用等精度频率测量方法具有测量精度保持恒定,FPGA ( Field Programmable Gate Array),具有集成度高、高速和高可靠性的特点。设计人员只需要完成对系统功能的描述,就可以由计算机软件进行处理,得到设计结果,而且修改设计如同修改软件一样方便,可以极大地提高设计效率[2]。
NiosⅡ嵌入式处理器是Altera公司于2004年6月推出的第2代用于可编程逻辑器件的可配置的软核处理器,性能超过200DMIPS。基于哈佛结构的RISC通用嵌入式处理器软核,NiosⅡ处理器系统的外设配置具有很大的灵活性,设计者可以根据自己的系统需求来添加必要的外设,NiosⅡ能与用户逻辑相结合,编程至Altera的FPGA中,降低了用户的系统总体成本。无论是外设、存储器接口、性能特性,还是成本,这些优势的体现都借助于再Altera的FPGA上创建一个定制的片上系统,或者更精确地说,创建一个可编程单芯片系统[3]。
本次的毕
您可能关注的文档
- 毕业设计(论文)-土豆马铃薯去皮机设计推荐.doc
- 毕业设计(论文)-垫片落料冲孔复合模推荐.doc
- 毕业设计(论文)-垫片落料冲孔复合模设计推荐.doc
- 毕业设计(论文)-城市形象微电影产业链研究推荐.doc
- 毕业设计(论文)-基于51单片机汽车红外遥控门锁防盗报警器设计推荐.doc
- 毕业设计(论文)-基于51单片机病床呼叫系统的设计推荐.doc
- 毕业设计(论文)-基于51单片机的智能窗户设计推荐.doc
- 毕业设计(论文)-基于Andriod和IOS平台赛车游戏的设计与实现推荐.doc
- 毕业设计(论文)-基于Android图书管理系统开发推荐.doc
- 毕业设计(论文)-基于Android的消灭星星游戏的设计与实现推荐.doc
文档评论(0)